<div>Here is Naresh....<br></div><div><br></div><div>‐‐‐‐‐‐‐ Original Message ‐‐‐‐‐‐‐<br></div><div> On Friday, September 14, 2018 4:49 PM, Naresh G. Solanki <naresh.solanki.2011@gmail.com> wrote:<br></div><div> <br></div><blockquote type="cite" class="protonmail_quote"><div dir="auto"> Can you also provide latest complete log.<br></div><div><br></div><div class="gmail_quote"><div dir="ltr">On Fri 14 Sep, 2018, 2:10 PM Jose Trujillo via coreboot, <<a href="mailto:coreboot@coreboot.org">coreboot@coreboot.org</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div>Thank you Naresh,<br></div><div><br></div><div><span style="font-family:arial, sans-serif" class="font">I added the missing PCH device id following your advise, also enabled </span><span style="color:rgb(0, 0, 0)" class="colour"><span style="font-size:14px" class="size"><span style="font-family:arial, sans-serif" class="font">DEBUG_BOOT_STATE but I am still not able to get more information via serial debug about the exact location of the problem (but now I am certain is in the coreboot code not in FSP).</span></span></span><br></div><div><br></div><div>I suspect the code involved aound this issue is hardwaremain.c and device.c....<br></div><div><br></div><div class="m_7066575745087016006protonmail_signature_block"><div class="m_7066575745087016006protonmail_signature_block-user m_7066575745087016006protonmail_signature_block-empty"><br></div><div class="m_7066575745087016006protonmail_signature_block-proton">Only the first "boot" just after flash I notice that the ethernet and SATA LEDs blink for a fraction of a second then reboots.<br></div><div class="m_7066575745087016006protonmail_signature_block-proton">After that, the following attempts to boot I don't see LED activity neither reboots, just halted in some kind of loop.<br></div><div class="m_7066575745087016006protonmail_signature_block-proton"><br></div><div class="m_7066575745087016006protonmail_signature_block-proton">According to the serial dump the las printed text is "0x71" but my question is if the serial port gets broken still during "BS_DEV_INIT_CHIPS" or is already  doing "BS_DEV_ENUMERATE".<br></div><div class="m_7066575745087016006protonmail_signature_block-proton"><br></div><div class="m_7066575745087016006protonmail_signature_block-proton">As Naresh pointed my PCH H chipset "Kabylake-H HM175" was not added to the list; I added it but may be is needed to do something else to make it work.<br></div><div class="m_7066575745087016006protonmail_signature_block-proton">Or istill is misconfigured (attached my .config file for your review)... I someone has a similar system working and want to share its configuration files to compare them myself I will be grateful.<br></div><div class="m_7066575745087016006protonmail_signature_block-proton"><br></div><div class="m_7066575745087016006protonmail_signature_block-proton">Jose Trujillo.<br></div></div><div><br></div><div>‐‐‐‐‐‐‐ Original Message ‐‐‐‐‐‐‐<br></div><div>On Wednesday, 12 September 2018 19:33, Naresh G. Solanki <<a href="mailto:naresh.solanki.2011@gmail.com" target="_blank" rel="noreferrer">naresh.solanki.2011@gmail.com</a>> wrote:<br></div><div><br></div><blockquote type="cite" class="m_7066575745087016006protonmail_quote"><div dir="ltr"><div dir="ltr"><div dir="ltr"><div dir="ltr"><div dir="ltr"><div dir="ltr"><div>Hi<br></div><div><br></div><div><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="font-family:"Courier New",Courier,monospace,arial,sans-serif;margin-top:0px;margin-bottom:0px;white-space:pre-wrap;color:rgb(0,0,0);font-size:14px">>PCH: device id a152 (rev 31) is Unknown  <br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="font-family:"Courier New",Courier,monospace,arial,sans-serif;margin-top:0px;margin-bottom:0px;white-space:pre-wrap;color:rgb(0,0,0);font-size:14px">This indicates that LPCID 0xa152 is not added.<br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="font-family:"Courier New",Courier,monospace,arial,sans-serif;margin-top:0px;margin-bottom:0px;white-space:pre-wrap;color:rgb(0,0,0);font-size:14px">The #define should be added in source path: <a href="https://review.coreboot.org/cgit/coreboot.git/tree/src/include/device/pci_ids.h#n2721" target="_blank" rel="noreferrer">https://review.coreboot.org/cgit/coreboot.git/tree/src/include/device/pci_ids.h#n2721</a><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="font-family:"Courier New",Courier,monospace,arial,sans-serif;margin-top:0px;margin-bottom:0px;white-space:pre-wrap;color:rgb(0,0,0);font-size:14px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><a href="https://review.coreboot.org/cgit/coreboot.git/tree/src/soc/intel/common/block/lpc/lpc.c#n131" target="_blank" rel="noreferrer">https://review.coreboot.org/cgit/coreboot.git/tree/src/soc/intel/common/block/lpc/lpc.c#n131</a></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="font-family:"Courier New",Courier,monospace,arial,sans-serif;margin-top:0px;margin-bottom:0px;white-space:pre-wrap;color:rgb(0,0,0);font-size:14px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour">&</span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="font-family:"Courier New",Courier,monospace,arial,sans-serif;margin-top:0px;margin-bottom:0px;white-space:pre-wrap;color:rgb(0,0,0);font-size:14px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><a href="https://review.coreboot.org/cgit/coreboot.git/tree/src/soc/intel/skylake/bootblock/report_platform.c#n73" target="_blank" rel="noreferrer">https://review.coreboot.org/cgit/coreboot.git/tree/src/soc/intel/skylake/bootblock/report_platform.c#n73</a></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="font-family:"Courier New",Courier,monospace,arial,sans-serif;margin-top:0px;margin-bottom:0px;white-space:pre-wrap;color:rgb(0,0,0);font-size:14px"><span style="color:rgb(34, 34, 34)" class="colour"><span style="font-family:Arial, Helvetica, sans-serif" class="font"><span style="font-size:small" class="size">as well. </span></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="margin-top:0px;margin-bottom:0px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><span style="font-size:14px" class="size"></span></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="margin-top:0px;margin-bottom:0px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><span style="font-size:14px" class="size"></span></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="margin-top:0px;margin-bottom:0px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><span style="font-size:14px" class="size">Additionally you can enable config DEBUG_BOOT_STATE to understand where exactly its stuck.</span></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="margin-top:0px;margin-bottom:0px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><span style="font-size:14px" class="size"></span></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="margin-top:0px;margin-bottom:0px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><span style="font-size:14px" class="size">Regards,</span></span></span><br></pre><pre class="m_7066575745087016006gmail-aLF-aPX-K0-aPE" style="margin-top:0px;margin-bottom:0px"><span style="font-family:Courier\ New, Courier, monospace, arial, sans-serif" class="font"><span style="color:rgb(0, 0, 0)" class="colour"><span style="font-size:14px" class="size">Naresh G. Solanki</span></span></span><br></pre></div></div></div></div></div></div></div><div><br></div><div class="gmail_quote"><div dir="ltr">On Wed, Sep 12, 2018 at 9:24 PM Jose Trujillo via coreboot <<a href="mailto:coreboot@coreboot.org" target="_blank" rel="noreferrer">coreboot@coreboot.org</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div>Dear All,<br></div><div>About the memory I just changed the dimm to address A0 and now coreboot is reporting correctly 1 dimm detected.<br></div><div><br></div><div>But still no luck on the 0x71 post code loop (looks it is in some kind of loop because is still responsive to power and reset buttons).<br></div><div>I don't know where this loop could be located (coreboot or FSP).<br></div><div>The description on the post_codes.h file shows the following:<br></div><div>....<br></div><div>/**<br></div><div>* \brief Initializing Chips<br></div><div>*<br></div><div>* Boot State Machine: bs_dev_init_chips()<br></div><div>*/<br></div><div>#define POST_BS_DEV_INIT_CHIPS                              0x71<br></div><div>....<br></div><div><br></div><div>Any advice on this issue?<br></div><div>Attached is the serial dump with extra information.<br></div><div><br></div><div>Thank you<br></div><div>Jose Trujillo<br></div><div><br></div><div>‐‐‐‐‐‐‐ Original Message ‐‐‐‐‐‐‐<br></div><div>On Wednesday, 12 September 2018 16:12, Jose Trujillo <<a href="mailto:ce.autom@protonmail.com" target="_blank" rel="noreferrer">ce.autom@protonmail.com</a>> wrote:<br></div><div><br></div><blockquote type="cite" class="m_7066575745087016006m_6333284090513465699protonmail_quote"><div>To begin with the system didn't find memory attached...<br></div><div>but there is memory attached, SPD address mismatch?   I will check.<br></div><div>....<br></div><div>.......Timeout while sending command 0x0d to EC!                               <br></div><div>recv_ec_data: 0xff                                                             <br></div><div>recv_ec_data: 0xff                                                             <br></div><div>SPD index 7                                                                    <br></div><div>No memory dimm at address A0                                                   <br></div><div>No memory dimm at address A2                                                   <br></div><div>No memory dimm at address A6  <br></div><div>....<br></div><div>0 DIMMs found <br></div><div>....<br></div><div><br></div><div>‐‐‐‐‐‐‐ Original Message ‐‐‐‐‐‐‐<br></div><div>On Wednesday, 12 September 2018 13:29, Jose Trujillo via coreboot <<a href="mailto:coreboot@coreboot.org" target="_blank" rel="noreferrer">coreboot@coreboot.org</a>> wrote:<br></div><div><br></div><blockquote type="cite" class="m_7066575745087016006m_6333284090513465699protonmail_quote"><div>Dear coreboot engineers:<br></div><div><br></div><div>Right now I am stuck with a Kabylake system with the following message:<br></div><div>....<br></div><div>CPU #1 initialized                                                             <br></div><div>apic_id: 0x06 done.                                                           <br></div><div>microcode: updated to revision 0x8d date=2018-01-21                            <br></div><div>CPU #3 initialized                                                             <br></div><div>bsp_do_flight_plan done after 220 msecs.                                       <br></div><div>CPU: frequency set to 3600 MHz                                                 <br></div><div>Enabling SMIs.                                                                 <br></div><div>Locking SMM.                                                                   <br></div><div>VMX : param.enable = 0                                                         <br></div><div>VMX: pre-conditions not met                                                    <br></div><div>SGX: pre-conditions not met                                                    <br></div><div>VMX: pre-conditions not met                                                    <br></div><div>VMX: pre-conditions not met                                                    <br></div><div>SGX: pre-conditions not met                                                    <br></div><div>SGX: pre-conditions not met                                                    <br></div><div>VMX: pre-conditions not met                                                    <br></div><div>SGX: pre-conditions not met                                                    <br></div><div>POST: 0x71<br></div><div>....<br></div><div><br></div><div>May be some configuration is missing and I am trying to find this out myself but if someone of you can give a hint on how to resolve it I will be grateful.<br></div><div><br></div><div>Attached is the full serial dump.<br></div><div><br></div><div>Thank you,<br></div><div>Jose Trujillo<br></div></blockquote><div><br></div></blockquote><div><br></div><div>-- <br></div><div>coreboot mailing list: <a href="mailto:coreboot@coreboot.org" target="_blank" rel="noreferrer">coreboot@coreboot.org</a><br></div><div><a href="https://mail.coreboot.org/mailman/listinfo/coreboot" rel="noreferrer noreferrer" target="_blank">https://mail.coreboot.org/mailman/listinfo/coreboot</a><br></div></blockquote></div><div><br></div><div><br></div><div>-- <br></div><div dir="ltr" class="m_7066575745087016006gmail_signature" data-smartmail="gmail_signature"><div dir="ltr"><div>Best regards,<br></div><div>Naresh G. Solanki<br></div></div></div></blockquote><div><br></div><div>-- <br></div><div> coreboot mailing list: <a href="mailto:coreboot@coreboot.org" target="_blank" rel="noreferrer">coreboot@coreboot.org</a><br></div><div> <a href="https://mail.coreboot.org/mailman/listinfo/coreboot" rel="noreferrer noreferrer" target="_blank">https://mail.coreboot.org/mailman/listinfo/coreboot</a><br></div></blockquote></div></blockquote><div><br></div>