<div dir="ltr"><div dir="ltr"><div><span style="font-family:times new roman,serif">Hello Friends ,<br></span></div><div><span style="font-family:times new roman,serif"><br></span></div><div><span style="font-family:times new roman,serif">I compiled Coreboot 4.5 for Minnow board max  and see this message  in consol.</span></div><div><br></div><div><span style="font-family:monospace,monospace">"Memory Configure Data Hob is not present.</span></div><div><span style="font-family:monospace,monospace">Not updating MRC data in flash."</span><br><br></div><div><span style="font-family:times new roman,serif">what is Data Hob?<br></span></div><div><span style="font-family:times new roman,serif">Cold you help me how to solve it?</span></div><div><div><br></div><div><span style="font-family:times new roman,serif"><br></span></div><div><span style="font-family:times new roman,serif">Best wishes ,</span></div><div><span style="font-family:times new roman,serif">Zhara</span><br></div><div><br></div><div class="gmail_quote"><div dir="ltr">---------- Forwarded message ---------<br>From: <b class="gmail_sendername" dir="auto">zahra rahimkhani</b> <span dir="ltr"><<a href="mailto:zrahimkhani2014@gmail.com">zrahimkhani2014@gmail.com</a>></span><br>Date: Tue, Aug 21, 2018 at 4:52 PM<br>Subject: Fwd: [coreboot] USB to Serial Converters<br>To: cc: Coreboot <<a href="mailto:coreboot@coreboot.org">coreboot@coreboot.org</a>><br></div><br><br><div dir="ltr"><br><br><div class="gmail_quote"><div dir="ltr">---------- Forwarded message ---------<br>From: <b class="gmail_sendername" dir="auto">zahra rahimkhani</b> <span dir="ltr"><<a href="mailto:zrahimkhani2014@gmail.com" target="_blank">zrahimkhani2014@gmail.com</a>></span><br>Date: Sat, Aug 18, 2018 at 12:47 PM<br>Subject: Re: [coreboot] USB to Serial Converters<br>To: David Hendricks <<a href="mailto:david.hendricks@gmail.com" target="_blank">david.hendricks@gmail.com</a>><br></div><br><br><div dir="ltr"><div><span style="font-family:times new roman,serif">Hello David <br></span></div><div><span style="font-family:times new roman,serif"><br></span></div><div><span style="font-family:times new roman,serif">Thank you very much for your help .</span></div><div><span style="font-family:times new roman,serif"><br></span></div><div><div dir="ltr"><div><span style="font-family:times new roman,serif">I used version 4.8 but it shows this 
message on consol  and do not boot usb flash or sata.</span></div><div><span style="font-family:times new roman,serif"><br></span></div><div><span style="font-family:times new roman,serif">Running option rom at c000:0003<br>Turning on vga text mode console<br>SeaBIOS (version rel-1.11.2-0-gf9626cc)<br>EHCI init on dev 00:1d.0 (regs=0xd061e020)<br>WARNING - Timeout at i8042_flush:71!<br>AHCI controller at 00:13.0, iobase 0xd061d000, irq 10<br>Searching bootorder for: /pci@i0cf8/*@12<br>Found 0 lpt ports<br>Found 1 serial ports<br>Searching bootorder for: /pci@i0cf8/usb@1d/hub@1/</span><span style="font-family:times new roman,serif">storage@1/*@0/*@0,0<br>Searching bootorder for: /pci@i0cf8/usb@1d/hub@1/usb-*@</span><span style="font-family:times new roman,serif">1<br>USB MSC vendor='UFD 2.0' product='Silicon-Power8G' rev='1100' type=0 removable=1<br>USB MSC blksize=512 sectors=15730688<br>Initialized USB HUB (1 ports used)<br>All threads complete.<br>Scan for option roms<br><br>Press ESC for boot menu.<br><br>Searching bootorder for: HALT<br>drive 0x000f62c0: PCHS=0/0/0 translation=lba LCHS=979/255/63 s=15730688<br>Space available for UMB: cd800-ed800, f5b60-f62c0<br>Returned 253952 bytes of ZoneHigh<br>e820 map has 18 items:<br>  0: 0000000000000000 - 000000000009fc00 = 1 RAM<br>  1: 000000000009fc00 - 00000000000a0000 = 2 RESERVED<br>  2: 00000000000f0000 - 0000000000100000 = 2 RESERVED<br>  3: 0000000000100000 - 0000000020000000 = 1 RAM<br>  4: 0000000020000000 - 0000000020100000 = 2 RESERVED<br>  5: 0000000020100000 - 000000007ad9c000 = 1 RAM<br>  6: 000000007ad9c000 - 0000000080000000 = 2 RESERVED<br>  7: 00000000e0000000 - 00000000f0000000 = 2 RESERVED<br>  8: 00000000feb00000 - 00000000fec01000 = 2 RESERVED<br>  9: 00000000fed01000 - 00000000fed02000 = 2 RESERVED<br>  10: 00000000fed03000 - 00000000fed04000 = 2 RESERVED<br>  11: 00000000fed05000 - 00000000fed06000 = 2 RESERVED<br>  12: 00000000fed08000 - 00000000fed09000 = 2 RESERVED<br>  13: 00000000fed0c000 - 00000000fed10000 = 2 RESERVED<br>  14: 00000000fed1c000 - 00000000fed1d000 = 2 RESERVED<br>  15: 00000000fee00000 - 00000000fee01000 = 2 RESERVED<br>  16: 00000000fef00000 - 00000000ff000000 = 2 RESERVED<br>  17: 00000000ff800000 - 0000000100000000 = 2 RESERVED<br>enter handle_19:<br>  NULL<br>Booting from Hard Disk...<br>Booting from 0000:7c00<br><br>I would be grateful if you guide me .</span></div><div><span style="font-family:times new roman,serif">I should set a special config or no?<br></span></div><div><span style="font-family:times new roman,serif"><br></span></div><div><span style="font-family:times new roman,serif">Best ,</span></div><div><span style="font-family:times new roman,serif">Zahra </span><div class="gmail-m_8598413209183797816m_-8918406330443404776gmail-adL"><br></div></div></div></div></div><br><div class="gmail_quote"><div dir="ltr">On Sun, Aug 5, 2018 at 4:35 PM David Hendricks <<a href="mailto:david.hendricks@gmail.com" target="_blank">david.hendricks@gmail.com</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex"><div dir="ltr">Hi Zahra,<div>Yes, I used the 6-pin serial port header. Also, make sure the microcode header(s) you include correspond to the CPUID of your processor. The E3825 and E3826 use different microcode headers, so M0130679901.h will not work for you.</div><div><br></div><div>Please keep the coreboot mailing list CC'd. I haven't done anything with Minnowboard in several months and others may be able to help.</div></div><div class="gmail_extra"><br><div class="gmail_quote">On Thu, Aug 2, 2018 at 5:01 PM, zahra rahimkhani <span dir="ltr"><<a href="mailto:zrahimkhani2014@gmail.com" target="_blank">zrahimkhani2014@gmail.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex"><div dir="ltr">Hi David <div><br><div>Thank you for your help.</div><div>I extract your file and got M0130679901.h as Microcode but my board does not work it did not show anything. </div><div>I use E3825.</div><div>In previous notes, you told "My guess is that you don't have CONFIG_ENABLE_BUILTIN_COM1 selected</div><span>(under "Chipset"), which is an option you have to set in addition to<br>the stuff under "Console."</span><div>but in your config, you had not enabled this option.</div><div>Could you help me with this and Did you use   6 pins that are separated on board for console port?</div><div>I do not know what is my problem .it did not show anything log.</div><span><div><br></div><div><br></div><div><br></div><div>Thank you for your time.</div></span><div>Zahra <br><div><br></div><div><br></div></div></div></div><div class="gmail-m_8598413209183797816m_-8918406330443404776m_2183107907644792486HOEnZb"><div class="gmail-m_8598413209183797816m_-8918406330443404776m_2183107907644792486h5"><br><div class="gmail_quote"><div dir="ltr">On Wed, Aug 1, 2018 at 2:04 AM David Hendricks <<a href="mailto:david.hendricks@gmail.com" target="_blank">david.hendricks@gmail.com</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">Hi Zahra,<br>
That header may be out of date<br>
(<a href="https://mail.coreboot.org/pipermail/coreboot/2017-August/084800.html" rel="noreferrer" target="_blank">https://mail.coreboot.org/pipermail/coreboot/2017-August/084800.html</a>).<br>
<br>
I had to manually download the microcode file corresponding to my<br>
processor SKU from Intel. Use the link I sent you earlier to download<br>
Baytrail_FSP_Gold4.tgz and see if the microcode headers included in<br>
that tarball match your processor. The Atom on my Minnowboard Turbot<br>
has a CPUID of 30679, so I needed to use M0130679901.h.<br>
<br>
(note that the Minnowboard Max uses an Atom E3825, while the Turbot<br>
uses an E3826 dual-core SoC or E3845 quad-core SoC)<br>
<br>
On Mon, Jul 30, 2018 at 2:36 AM, zahra rahimkhani<br>
<<a href="mailto:zrahimkhani2014@gmail.com" target="_blank">zrahimkhani2014@gmail.com</a>> wrote:<br>
><br>
> Dear David<br>
><br>
> for Microcode file I just it from coreboot source from this path<br>
> coreboot/3rdparty/blobs/soc/intel/baytrail/microcode_blob.h<br>
><br>
> Is that good ?<br>
><br>
> Thanks ,<br>
><br>
><br>
> On Sun, Jul 29, 2018 at 1:18 PM zahra rahimkhani <<a href="mailto:zrahimkhani2014@gmail.com" target="_blank">zrahimkhani2014@gmail.com</a>><br>
> wrote:<br>
>><br>
>> Hi David,<br>
>><br>
>> Thank you very much for your guide.<br>
>><br>
>> I got this comments on my config and changes it based on your config.<br>
>> But I can not see any thing on output.<br>
>> Could you tell me  which Uart pins do you use on Minnowboard max<br>
>><br>
>> I used it 6 pin that are separately on board .<br>
>><br>
>> I would be grateful if you guide me .<br>
>> I got my new config here .<br>
>> <a href="https://paste.flashrom.org/view.php?id=3097" rel="noreferrer" target="_blank">https://paste.flashrom.org/view.php?id=3097</a><br>
>><br>
>> Also , Could you tell me what is this parameter<br>
>> CONFIG_UART_FOR_CONSOLE=0<br>
>> and<br>
>> CONFIG_DRIVERS_UART_8250IO<br>
>><br>
>> Cheers!<br>
>> Zahra<br>
>><br>
>><br>
>><br>
>> On Fri, Jul 27, 2018 at 11:06 AM David Hendricks<br>
>> <<a href="mailto:david.hendricks@gmail.com" target="_blank">david.hendricks@gmail.com</a>> wrote:<br>
>>><br>
>>> Hi Zahra,<br>
>>><br>
>>>> I got my config file here<br>
>>>> <a href="https://paste.flashrom.org/view.php?id=3096" rel="noreferrer" target="_blank">https://paste.flashrom.org/view.php?id=3096</a><br>
>>><br>
>>><br>
>>> Thanks, that helps a lot!<br>
>>><br>
>>> The last config that I tested is<br>
>>> <a href="https://review.coreboot.org/cgit/board-status.git/plain/intel/minnowmax/4.6-1358-g49d117c69f/2017-09-06T06_53_39Z/config.txt" rel="noreferrer" target="_blank">https://review.coreboot.org/cgit/board-status.git/plain/intel/minnowmax/4.6-1358-g49d117c69f/2017-09-06T06_53_39Z/config.txt</a><br>
>>><br>
>>> If you diff my config and yours, it seems you have several options<br>
>>> disabled which I think you should try enabling:<br>
>>> CONFIG_HAVE_IFD_BIN<br>
>>> CONFIG_HAVE_ME_BIN<br>
>>> CONFIG_TTYS0_LCS<br>
>>> CONFIG_DRIVERS_UART_8250IO<br>
>>> CONFIG_IFD_BIN_PATH<br>
>>> CONFIG_ME_BIN_PATH<br>
>>> CONFIG_LOCK_MANAGEMENT_ENGINE<br>
>>> CONFIG_DRIVERS_UART<br>
>>> CONFIG_CONSOLE_SERIAL<br>
>>> CONFIG_CONSOLE_SERIAL_115200<br>
>>><br>
>>> You can find these by using the search function in `make menuconfig`.<br>
>>> Press '/' and type a Kconfig option.<br>
>>><br>
>>>> I would be grateful if you check my config and tell me what is ifdtool<br>
>>>> in Coreboot and how<br>
>>>> I  use it.<br>
>>>> and How I find  Intel ME file for my board and GBE for a network on my<br>
>>>> board.<br>
>>><br>
>>><br>
>>> ifdtool is a tool for viewing and manipulating an Intel Flash Descriptor<br>
>>> binary. The flash descriptor is a 4KB data structure at the start of the<br>
>>> ROM's address space (offset 0x000000-0x000fff).<br>
>>><br>
>>> To build it: `make -C util/ifdtool`<br>
>>> To run it: `util/ifdtool/ifdtool`<br>
>>><br>
>>> You'll probably want to use the '-x' option to extract the individual<br>
>>> modules from an existing Minnowboard Max firmware image (e.g. the UEFI image<br>
>>> that comes with the board). That will give you the ME and GBE files.<br>
>>><br>
><br>
</blockquote></div>
</div></div></blockquote></div><br></div>
</blockquote></div>
</div></div><img src="https://my-email-signature.link/signature.gif?u=262943&e=31704595&v=0ac49021b841b70ff6c8b43aa4d76ee7b67e1ffb2259489ef32b7bd90185e09c" style="width: 0px; max-height: 0px; overflow: hidden;">
</div></div></div></div>