<p>Subrata Banik has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/28801">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">soc/intel/skylake: Replace white space with tab<br><br>This patch unified line indentation.<br><br>Change-Id: Ife3396e36a0684490d9ed9b31b4c0a543a3e3d24<br>Signed-off-by: Subrata Banik <subrata.banik@intel.com><br>---<br>M src/soc/intel/skylake/acpi/pcie.asl<br>1 file changed, 16 insertions(+), 16 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/01/28801/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/soc/intel/skylake/acpi/pcie.asl b/src/soc/intel/skylake/acpi/pcie.asl</span><br><span>index 13b2dc1..84cb437 100644</span><br><span>--- a/src/soc/intel/skylake/acpi/pcie.asl</span><br><span>+++ b/src/soc/intel/skylake/acpi/pcie.asl</span><br><span>@@ -3,7 +3,7 @@</span><br><span>  *</span><br><span>  * Copyright (C) 2007-2009 coresystems GmbH</span><br><span>  * Copyright (C) 2014 Google Inc.</span><br><span style="color: hsl(0, 100%, 40%);">- * Copyright (C) 2015 Intel Corporation.</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2015-2018 Intel Corporation.</span><br><span>  *</span><br><span>  * This program is free software; you can redistribute it and/or modify</span><br><span>  * it under the terms of the GNU General Public License as published by</span><br><span>@@ -249,7 +249,7 @@</span><br><span> </span><br><span> Device (RP09)</span><br><span> {</span><br><span style="color: hsl(0, 100%, 40%);">-        Name (_ADR, 0x001D0000)</span><br><span style="color: hsl(120, 100%, 40%);">+     Name (_ADR, 0x001D0000)</span><br><span> </span><br><span>  OperationRegion (RPCS, PCI_Config, 0x4c, 4)</span><br><span>  Field (RPCS, AnyAcc, NoLock, Preserve)</span><br><span>@@ -258,15 +258,15 @@</span><br><span>               RPPN, 8,        /* Root Port Number */</span><br><span>       }</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-        Method (_PRT)</span><br><span style="color: hsl(0, 100%, 40%);">-        {</span><br><span style="color: hsl(120, 100%, 40%);">+   Method (_PRT)</span><br><span style="color: hsl(120, 100%, 40%);">+ {</span><br><span>            Return (IRQM (RPPN))</span><br><span style="color: hsl(0, 100%, 40%);">-        }</span><br><span style="color: hsl(120, 100%, 40%);">+ }</span><br><span> }</span><br><span> </span><br><span> Device (RP10)</span><br><span> {</span><br><span style="color: hsl(0, 100%, 40%);">-        Name (_ADR, 0x001D0001)</span><br><span style="color: hsl(120, 100%, 40%);">+       Name (_ADR, 0x001D0001)</span><br><span> </span><br><span>  OperationRegion (RPCS, PCI_Config, 0x4c, 4)</span><br><span>  Field (RPCS, AnyAcc, NoLock, Preserve)</span><br><span>@@ -275,15 +275,15 @@</span><br><span>               RPPN, 8,        /* Root Port Number */</span><br><span>       }</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-        Method (_PRT)</span><br><span style="color: hsl(0, 100%, 40%);">-        {</span><br><span style="color: hsl(120, 100%, 40%);">+   Method (_PRT)</span><br><span style="color: hsl(120, 100%, 40%);">+ {</span><br><span>            Return (IRQM (RPPN))</span><br><span style="color: hsl(0, 100%, 40%);">-        }</span><br><span style="color: hsl(120, 100%, 40%);">+ }</span><br><span> }</span><br><span> </span><br><span> Device (RP11)</span><br><span> {</span><br><span style="color: hsl(0, 100%, 40%);">-        Name (_ADR, 0x001D0002)</span><br><span style="color: hsl(120, 100%, 40%);">+       Name (_ADR, 0x001D0002)</span><br><span> </span><br><span>  OperationRegion (RPCS, PCI_Config, 0x4c, 4)</span><br><span>  Field (RPCS, AnyAcc, NoLock, Preserve)</span><br><span>@@ -292,10 +292,10 @@</span><br><span>               RPPN, 8,        /* Root Port Number */</span><br><span>       }</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-        Method (_PRT)</span><br><span style="color: hsl(0, 100%, 40%);">-        {</span><br><span style="color: hsl(120, 100%, 40%);">+   Method (_PRT)</span><br><span style="color: hsl(120, 100%, 40%);">+ {</span><br><span>            Return (IRQM (RPPN))</span><br><span style="color: hsl(0, 100%, 40%);">-        }</span><br><span style="color: hsl(120, 100%, 40%);">+ }</span><br><span> }</span><br><span> </span><br><span> Device (RP12)</span><br><span>@@ -309,8 +309,8 @@</span><br><span>            RPPN, 8,        /* Root Port Number */</span><br><span>       }</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-        Method (_PRT)</span><br><span style="color: hsl(0, 100%, 40%);">-        {</span><br><span style="color: hsl(120, 100%, 40%);">+   Method (_PRT)</span><br><span style="color: hsl(120, 100%, 40%);">+ {</span><br><span>            Return (IRQM (RPPN))</span><br><span style="color: hsl(0, 100%, 40%);">-        }</span><br><span style="color: hsl(120, 100%, 40%);">+ }</span><br><span> }</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/28801">change 28801</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/28801"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: Ife3396e36a0684490d9ed9b31b4c0a543a3e3d24 </div>
<div style="display:none"> Gerrit-Change-Number: 28801 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Subrata Banik <subrata.banik@intel.com> </div>