<p>Zhuohao Lee has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/27802">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">mb/google/poppy/variants/rammus: revise rammus settings<br><br>The changes include:<br>1. Move the build board directory from poppy to rammus.<br>2. Add audio, gpio, memory and device tree configuration base on the proto<br>board schematics.<br>3. IccMax is set to 28A because of the AML requirement, the AcLoadline and<br>DcLoadline need to be fine tuned later.<br>4. The usb2_ports' parameter need to be fine tuned later. Currently,<br>for the ports located on the mainboard, set it to USB2_PORT_SHORT.<br>For the others on the daughterboard, set it to USB2_PORT_LONG.<br><br>BUG=b:111579386<br>BRANCH=Master<br>TEST=Build pass.<br><br>Change-Id: Ibf147145619142f3989834e631eff5ff630b1443<br>Signed-off-by: Zhuohao Lee <zhuohao@chromium.org><br>---<br>M src/mainboard/google/poppy/Kconfig<br>M src/mainboard/google/poppy/Kconfig.name<br>A src/mainboard/google/poppy/variants/rammus/Makefile.inc<br>A src/mainboard/google/poppy/variants/rammus/devicetree.cb<br>A src/mainboard/google/poppy/variants/rammus/gpio.c<br>A src/mainboard/google/poppy/variants/rammus/include/variant/acpi/dptf.asl<br>A src/mainboard/google/poppy/variants/rammus/include/variant/ec.h<br>A src/mainboard/google/poppy/variants/rammus/include/variant/gpio.h<br>A src/mainboard/google/poppy/variants/rammus/memory.c<br>A src/mainboard/google/poppy/variants/rammus/nhlt.c<br>10 files changed, 969 insertions(+), 2 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/02/27802/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/mainboard/google/poppy/Kconfig b/src/mainboard/google/poppy/Kconfig</span><br><span>index 06501f7..fc090df 100644</span><br><span>--- a/src/mainboard/google/poppy/Kconfig</span><br><span>+++ b/src/mainboard/google/poppy/Kconfig</span><br><span>@@ -30,6 +30,7 @@</span><br><span>  default "variants/nami/devicetree.cb" if BOARD_GOOGLE_NAMI</span><br><span>         default "variants/nautilus/devicetree.cb" if BOARD_GOOGLE_NAUTILUS</span><br><span>         default "variants/nocturne/devicetree.cb" if BOARD_GOOGLE_NOCTURNE</span><br><span style="color: hsl(120, 100%, 40%);">+  default "variants/rammus/devicetree.cb" if BOARD_GOOGLE_RAMMUS</span><br><span>     default "variants/soraka/devicetree.cb" if BOARD_GOOGLE_SORAKA</span><br><span>     default "variants/baseboard/devicetree.cb"</span><br><span> </span><br><span>@@ -86,6 +87,12 @@</span><br><span>        select NHLT_DMIC_4CH</span><br><span>         select NHLT_MAX98373</span><br><span> </span><br><span style="color: hsl(120, 100%, 40%);">+config INCLUDE_NHLT_BLOBS_RAMMUS</span><br><span style="color: hsl(120, 100%, 40%);">+    bool "Include blobs for rammus audio."</span><br><span style="color: hsl(120, 100%, 40%);">+      select NHLT_DA7219</span><br><span style="color: hsl(120, 100%, 40%);">+    select NHLT_DMIC_4CH</span><br><span style="color: hsl(120, 100%, 40%);">+  select NHLT_MAX98927</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span> config MAINBOARD_DIR</span><br><span>       string</span><br><span>       default "google/poppy"</span><br><span>@@ -129,7 +136,7 @@</span><br><span>       default "nami" if BOARD_GOOGLE_NAMI</span><br><span>        default "nautilus" if BOARD_GOOGLE_NAUTILUS</span><br><span>        default "nocturne" if BOARD_GOOGLE_NOCTURNE</span><br><span style="color: hsl(0, 100%, 40%);">-   default "poppy" if BOARD_GOOGLE_RAMMUS</span><br><span style="color: hsl(120, 100%, 40%);">+      default "rammus" if BOARD_GOOGLE_RAMMUS</span><br><span>    default "soraka" if BOARD_GOOGLE_SORAKA</span><br><span> </span><br><span> # Select this option to enable camera ACPI support on the variant.</span><br><span>@@ -183,6 +190,13 @@</span><br><span>   select VARIANT_HAS_CAMERA_ACPI</span><br><span>       select GEO_SAR_ENABLE if CHROMEOS_WIFI_SAR</span><br><span> </span><br><span style="color: hsl(120, 100%, 40%);">+config VARIANT_SPECIFIC_OPTIONS_RAMMUS</span><br><span style="color: hsl(120, 100%, 40%);">+        def_bool n</span><br><span style="color: hsl(120, 100%, 40%);">+    select CHROMEOS_WIFI_SAR if CHROMEOS</span><br><span style="color: hsl(120, 100%, 40%);">+  select DRIVERS_I2C_MAX98927</span><br><span style="color: hsl(120, 100%, 40%);">+   select DRIVERS_I2C_DA7219</span><br><span style="color: hsl(120, 100%, 40%);">+     select MAINBOARD_HAS_SPI_TPM_CR50</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span> config VARIANT_SPECIFIC_OPTIONS_SORAKA</span><br><span>        def_bool n</span><br><span>   select DRIVERS_I2C_MAX98927</span><br><span>diff --git a/src/mainboard/google/poppy/Kconfig.name b/src/mainboard/google/poppy/Kconfig.name</span><br><span>index 67f1870..c33d7fb 100644</span><br><span>--- a/src/mainboard/google/poppy/Kconfig.name</span><br><span>+++ b/src/mainboard/google/poppy/Kconfig.name</span><br><span>@@ -28,7 +28,7 @@</span><br><span> config BOARD_GOOGLE_RAMMUS</span><br><span>       bool "->  Rammus"</span><br><span>       select BOARD_GOOGLE_BASEBOARD_POPPY</span><br><span style="color: hsl(0, 100%, 40%);">-     select VARIANT_SPECIFIC_OPTIONS_POPPY</span><br><span style="color: hsl(120, 100%, 40%);">+ select VARIANT_SPECIFIC_OPTIONS_RAMMUS</span><br><span> </span><br><span> config BOARD_GOOGLE_SORAKA</span><br><span>     bool "->  Soraka"</span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/Makefile.inc b/src/mainboard/google/poppy/variants/rammus/Makefile.inc</span><br><span>new file mode 100644</span><br><span>index 0000000..eed7c44</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/Makefile.inc</span><br><span>@@ -0,0 +1,8 @@</span><br><span style="color: hsl(120, 100%, 40%);">+SPD_SOURCES = empty                          # 0b0000</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+bootblock-y += gpio.c</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+romstage-y += memory.c</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+ramstage-y += gpio.c</span><br><span style="color: hsl(120, 100%, 40%);">+ramstage-y += nhlt.c</span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/devicetree.cb b/src/mainboard/google/poppy/variants/rammus/devicetree.cb</span><br><span>new file mode 100644</span><br><span>index 0000000..d702bb9</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/devicetree.cb</span><br><span>@@ -0,0 +1,341 @@</span><br><span style="color: hsl(120, 100%, 40%);">+chip soc/intel/skylake</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   # Deep Sx states</span><br><span style="color: hsl(120, 100%, 40%);">+      register "deep_s3_enable_ac" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "deep_s3_enable_dc" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "deep_s5_enable_ac" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "deep_s5_enable_dc" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "deep_sx_config" = "DSX_EN_LAN_WAKE_PIN | DSX_EN_WAKE_PIN | DSX_DIS_AC_PRESENT_PD"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     # GPE configuration</span><br><span style="color: hsl(120, 100%, 40%);">+   # Note that GPE events called out in ASL code rely on this</span><br><span style="color: hsl(120, 100%, 40%);">+    # route. i.e. If this route changes then the affected GPE</span><br><span style="color: hsl(120, 100%, 40%);">+     # offset bits also need to be changed.</span><br><span style="color: hsl(120, 100%, 40%);">+        register "gpe0_dw0" = "GPP_B"</span><br><span style="color: hsl(120, 100%, 40%);">+     register "gpe0_dw1" = "GPP_D"</span><br><span style="color: hsl(120, 100%, 40%);">+     register "gpe0_dw2" = "GPP_E"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   # EC host command ranges are in 0x800-0x8ff & 0x200-0x20f</span><br><span style="color: hsl(120, 100%, 40%);">+ register "gen1_dec" = "0x00fc0801"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "gen2_dec" = "0x000c0201"</span><br><span style="color: hsl(120, 100%, 40%);">+        # EC memory map range is 0x900-0x9ff</span><br><span style="color: hsl(120, 100%, 40%);">+  register "gen3_dec" = "0x00fc0901"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      # Enable DPTF</span><br><span style="color: hsl(120, 100%, 40%);">+ register "dptf_enable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    # Enable S0ix</span><br><span style="color: hsl(120, 100%, 40%);">+ register "s0ix_enable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    # FSP Configuration</span><br><span style="color: hsl(120, 100%, 40%);">+   register "ProbelessTrace" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+   register "EnableLan" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "EnableSata" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+       register "SataSalpSupport" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+  register "SataMode" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+ register "SataPortsEnable[0]" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+       register "EnableAzalia" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+     register "DspEnable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "IoBufferOwnership" = "3"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "EnableTraceHub" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+   register "SsicPortEnable" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+   register "SmbusEnable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+      register "Cio2Enable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+       register "SaImguEnable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+     register "ScsEmmcEnabled" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+   register "ScsEmmcHs400Enabled" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+      register "ScsSdCardEnabled" = "2"</span><br><span style="color: hsl(120, 100%, 40%);">+ register "PttSwitch" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "InternalGfx" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+      register "SkipExtGfxScan" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+   register "Device4Enable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "HeciEnabled" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+      register "SaGv" = "3"</span><br><span style="color: hsl(120, 100%, 40%);">+     register "SerialIrqConfigSirqEnable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "PmConfigSlpS3MinAssert" = "2"        # 50ms</span><br><span style="color: hsl(120, 100%, 40%);">+     register "PmConfigSlpS4MinAssert" = "1"        # 1s</span><br><span style="color: hsl(120, 100%, 40%);">+       register "PmConfigSlpSusMinAssert" = "1"       # 500ms</span><br><span style="color: hsl(120, 100%, 40%);">+    register "PmConfigSlpAMinAssert" = "3"         # 2s</span><br><span style="color: hsl(120, 100%, 40%);">+       register "PmTimerDisabled" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+  register "VmxEnable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      register "pirqa_routing" = "PCH_IRQ11"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pirqb_routing" = "PCH_IRQ10"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pirqc_routing" = "PCH_IRQ11"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pirqd_routing" = "PCH_IRQ11"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pirqe_routing" = "PCH_IRQ11"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pirqf_routing" = "PCH_IRQ11"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pirqg_routing" = "PCH_IRQ11"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pirqh_routing" = "PCH_IRQ11"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+  # VR Settings Configuration for 4 Domains</span><br><span style="color: hsl(120, 100%, 40%);">+     #+----------------+-------+-------+-------+-------+</span><br><span style="color: hsl(120, 100%, 40%);">+   #| Domain/Setting |  SA   |  IA   | GTUS  |  GTS  |</span><br><span style="color: hsl(120, 100%, 40%);">+   #+----------------+-------+-------+-------+-------+</span><br><span style="color: hsl(120, 100%, 40%);">+   #| Psi1Threshold  | 20A   | 20A   | 20A   | 20A   |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| Psi2Threshold  | 2A    | 2A    | 2A    | 2A    |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| Psi3Threshold  | 1A    | 1A    | 1A    | 1A    |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| Psi3Enable     | 1     | 1     | 1     | 1     |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| Psi4Enable     | 1     | 1     | 1     | 1     |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| ImonSlope      | 0     | 0     | 0     | 0     |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| ImonOffset     | 0     | 0     | 0     | 0     |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| IccMax         | 4A    | 28A   | 24A   | 24A   |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| VrVoltageLimit | 1.52V | 1.52V | 1.52V | 1.52V |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| AcLoadline     | 15    | 5.7   | 5.5   | 5.5   |</span><br><span style="color: hsl(120, 100%, 40%);">+   #| DcLoadline     | 14.3  | 4.83  | 4.2   | 4.2   |</span><br><span style="color: hsl(120, 100%, 40%);">+   #+----------------+-------+-------+-------+-------+</span><br><span style="color: hsl(120, 100%, 40%);">+   register "domain_vr_config[VR_SYSTEM_AGENT]" = "{</span><br><span style="color: hsl(120, 100%, 40%);">+              .vr_config_enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+                .psi1threshold = VR_CFG_AMP(20),</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi2threshold = VR_CFG_AMP(2),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3threshold = VR_CFG_AMP(1),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi4enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .imon_slope = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+            .imon_offset = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+           .icc_max = VR_CFG_AMP(4),</span><br><span style="color: hsl(120, 100%, 40%);">+             .voltage_limit = 1520,</span><br><span style="color: hsl(120, 100%, 40%);">+                .ac_loadline = 1500,</span><br><span style="color: hsl(120, 100%, 40%);">+          .dc_loadline = 1430,</span><br><span style="color: hsl(120, 100%, 40%);">+  }"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     register "domain_vr_config[VR_IA_CORE]" = "{</span><br><span style="color: hsl(120, 100%, 40%);">+           .vr_config_enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+                .psi1threshold = VR_CFG_AMP(20),</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi2threshold = VR_CFG_AMP(2),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3threshold = VR_CFG_AMP(1),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi4enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .imon_slope = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+            .imon_offset = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+           .icc_max = VR_CFG_AMP(28),</span><br><span style="color: hsl(120, 100%, 40%);">+            .voltage_limit = 1520,</span><br><span style="color: hsl(120, 100%, 40%);">+                .ac_loadline = 570,</span><br><span style="color: hsl(120, 100%, 40%);">+           .dc_loadline = 483,</span><br><span style="color: hsl(120, 100%, 40%);">+   }"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     register "domain_vr_config[VR_GT_UNSLICED]" = "{</span><br><span style="color: hsl(120, 100%, 40%);">+               .vr_config_enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+                .psi1threshold = VR_CFG_AMP(20),</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi2threshold = VR_CFG_AMP(2),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3threshold = VR_CFG_AMP(1),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi4enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .imon_slope = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+            .imon_offset = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+           .icc_max = VR_CFG_AMP(24),</span><br><span style="color: hsl(120, 100%, 40%);">+            .voltage_limit = 1520,</span><br><span style="color: hsl(120, 100%, 40%);">+                .ac_loadline = 550,</span><br><span style="color: hsl(120, 100%, 40%);">+           .dc_loadline = 420,</span><br><span style="color: hsl(120, 100%, 40%);">+   }"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     register "domain_vr_config[VR_GT_SLICED]" = "{</span><br><span style="color: hsl(120, 100%, 40%);">+         .vr_config_enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+                .psi1threshold = VR_CFG_AMP(20),</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi2threshold = VR_CFG_AMP(2),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3threshold = VR_CFG_AMP(1),</span><br><span style="color: hsl(120, 100%, 40%);">+               .psi3enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .psi4enable = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              .imon_slope = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+            .imon_offset = 0x0,</span><br><span style="color: hsl(120, 100%, 40%);">+           .icc_max = VR_CFG_AMP(24),</span><br><span style="color: hsl(120, 100%, 40%);">+            .voltage_limit = 1520,</span><br><span style="color: hsl(120, 100%, 40%);">+                .ac_loadline = 550,</span><br><span style="color: hsl(120, 100%, 40%);">+           .dc_loadline = 420,</span><br><span style="color: hsl(120, 100%, 40%);">+   }"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     # Enable Root port 1.</span><br><span style="color: hsl(120, 100%, 40%);">+ register "PcieRpEnable[0]" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+  # Enable CLKREQ#</span><br><span style="color: hsl(120, 100%, 40%);">+      register "PcieRpClkReqSupport[0]" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+   # RP 1 uses SRCCLKREQ1#</span><br><span style="color: hsl(120, 100%, 40%);">+       register "PcieRpClkReqNumber[0]" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+    # RP 1 uses uses CLK SRC 1</span><br><span style="color: hsl(120, 100%, 40%);">+    register "PcieRpClkSrcNumber[0]" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+    # RP 1, Enable Advanced Error Reporting</span><br><span style="color: hsl(120, 100%, 40%);">+       register "PcieRpAdvancedErrorReporting[0]" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+  # RP 1, Enable Latency Tolerance Reporting Mechanism</span><br><span style="color: hsl(120, 100%, 40%);">+  register "PcieRpLtrEnable[0]" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     register "usb2_ports[0]" = "USB2_PORT_SHORT(OC0)"   # Type-C Port 1</span><br><span style="color: hsl(120, 100%, 40%);">+       register "usb2_ports[1]" = "USB2_PORT_LONG(OC3)"    # Type-A Port</span><br><span style="color: hsl(120, 100%, 40%);">+ register "usb2_ports[2]" = "USB2_PORT_SHORT(OC_SKIP)"       # Bluetooth</span><br><span style="color: hsl(120, 100%, 40%);">+   register "usb2_ports[4]" = "USB2_PORT_LONG(OC1)"    # Type-C Port 2</span><br><span style="color: hsl(120, 100%, 40%);">+       register "usb2_ports[6]" = "USB2_PORT_SHORT(OC_SKIP)"       # H1</span><br><span style="color: hsl(120, 100%, 40%);">+  register "usb2_ports[8]" = "USB2_PORT_SHORT(OC_SKIP)"       # Camera</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    register "usb3_ports[0]" = "USB3_PORT_DEFAULT(OC0)" # Type-C Port 1</span><br><span style="color: hsl(120, 100%, 40%);">+       register "usb3_ports[1]" = "USB3_PORT_DEFAULT(OC1)" # Type-C Port 2</span><br><span style="color: hsl(120, 100%, 40%);">+       register "usb3_ports[2]" = "USB3_PORT_DEFAULT(OC3)" # Type-A Port</span><br><span style="color: hsl(120, 100%, 40%);">+ register "usb3_ports[3]" = "USB3_PORT_EMPTY"                # Empty</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     # Intel Common SoC Config</span><br><span style="color: hsl(120, 100%, 40%);">+     #+-------------------+---------------------------+</span><br><span style="color: hsl(120, 100%, 40%);">+    #| Field             |  Value                    |</span><br><span style="color: hsl(120, 100%, 40%);">+    #+-------------------+---------------------------+</span><br><span style="color: hsl(120, 100%, 40%);">+    #| chipset_lockdown  | CHIPSET_LOCKDOWN_COREBOOT |</span><br><span style="color: hsl(120, 100%, 40%);">+    #| I2C0              | Touchscreen               |</span><br><span style="color: hsl(120, 100%, 40%);">+    #| I2C1              | Trackpad                  |</span><br><span style="color: hsl(120, 100%, 40%);">+    #| I2C5              | Audio                     |</span><br><span style="color: hsl(120, 100%, 40%);">+    #+-------------------+---------------------------+</span><br><span style="color: hsl(120, 100%, 40%);">+    register "common_soc_config" = "{</span><br><span style="color: hsl(120, 100%, 40%);">+              .chipset_lockdown = CHIPSET_LOCKDOWN_COREBOOT,</span><br><span style="color: hsl(120, 100%, 40%);">+                .i2c[0] = {</span><br><span style="color: hsl(120, 100%, 40%);">+                   .speed = I2C_SPEED_FAST,</span><br><span style="color: hsl(120, 100%, 40%);">+                      .speed_config[0] = {</span><br><span style="color: hsl(120, 100%, 40%);">+                          .speed = I2C_SPEED_FAST,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .scl_lcnt = 190,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .scl_hcnt = 100,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .sda_hold = 36,</span><br><span style="color: hsl(120, 100%, 40%);">+                       },</span><br><span style="color: hsl(120, 100%, 40%);">+            },</span><br><span style="color: hsl(120, 100%, 40%);">+            .i2c[1] = {</span><br><span style="color: hsl(120, 100%, 40%);">+                   .speed = I2C_SPEED_FAST,</span><br><span style="color: hsl(120, 100%, 40%);">+                      .speed_config[0] = {</span><br><span style="color: hsl(120, 100%, 40%);">+                          .speed = I2C_SPEED_FAST,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .scl_lcnt = 190,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .scl_hcnt = 100,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .sda_hold = 36,</span><br><span style="color: hsl(120, 100%, 40%);">+                       },</span><br><span style="color: hsl(120, 100%, 40%);">+                    .early_init = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+              },</span><br><span style="color: hsl(120, 100%, 40%);">+            .i2c[5] = {</span><br><span style="color: hsl(120, 100%, 40%);">+                   .speed = I2C_SPEED_FAST,</span><br><span style="color: hsl(120, 100%, 40%);">+                      .speed_config[0] = {</span><br><span style="color: hsl(120, 100%, 40%);">+                          .speed = I2C_SPEED_FAST,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .scl_lcnt = 190,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .scl_hcnt = 100,</span><br><span style="color: hsl(120, 100%, 40%);">+                              .sda_hold = 36,</span><br><span style="color: hsl(120, 100%, 40%);">+                       },</span><br><span style="color: hsl(120, 100%, 40%);">+            },</span><br><span style="color: hsl(120, 100%, 40%);">+    }"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     # Touchscreen</span><br><span style="color: hsl(120, 100%, 40%);">+ register "i2c_voltage[0]" = "I2C_VOLTAGE_3V3"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   # Trackpad</span><br><span style="color: hsl(120, 100%, 40%);">+    register "i2c_voltage[1]" = "I2C_VOLTAGE_3V3"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   # Audio</span><br><span style="color: hsl(120, 100%, 40%);">+       register "i2c_voltage[5]" = "I2C_VOLTAGE_1V8"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   # Must leave UART0 enabled or SD/eMMC will not work as PCI</span><br><span style="color: hsl(120, 100%, 40%);">+    register "SerialIoDevMode" = "{</span><br><span style="color: hsl(120, 100%, 40%);">+                [PchSerialIoIndexI2C0]  = PchSerialIoPci,</span><br><span style="color: hsl(120, 100%, 40%);">+             [PchSerialIoIndexI2C1]  = PchSerialIoPci,</span><br><span style="color: hsl(120, 100%, 40%);">+             [PchSerialIoIndexI2C2]  = PchSerialIoDisabled,</span><br><span style="color: hsl(120, 100%, 40%);">+                [PchSerialIoIndexI2C3]  = PchSerialIoDisabled,</span><br><span style="color: hsl(120, 100%, 40%);">+                [PchSerialIoIndexI2C4]  = PchSerialIoDisabled,</span><br><span style="color: hsl(120, 100%, 40%);">+                [PchSerialIoIndexI2C5]  = PchSerialIoPci,</span><br><span style="color: hsl(120, 100%, 40%);">+             [PchSerialIoIndexSpi0]  = PchSerialIoPci,</span><br><span style="color: hsl(120, 100%, 40%);">+             [PchSerialIoIndexSpi1]  = PchSerialIoDisabled,</span><br><span style="color: hsl(120, 100%, 40%);">+                [PchSerialIoIndexUart0] = PchSerialIoPci,</span><br><span style="color: hsl(120, 100%, 40%);">+             [PchSerialIoIndexUart1] = PchSerialIoDisabled,</span><br><span style="color: hsl(120, 100%, 40%);">+                [PchSerialIoIndexUart2] = PchSerialIoSkipInit,</span><br><span style="color: hsl(120, 100%, 40%);">+        }"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     register "speed_shift_enable" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+       register "psys_pmax" = "45"</span><br><span style="color: hsl(120, 100%, 40%);">+       # PL2 override 18W for AML-Y</span><br><span style="color: hsl(120, 100%, 40%);">+  register "tdp_pl2_override" = "18"</span><br><span style="color: hsl(120, 100%, 40%);">+        register "tcc_offset" = "10"     # TCC of 90C</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   # Use default SD card detect GPIO configuration</span><br><span style="color: hsl(120, 100%, 40%);">+       register "sdcard_cd_gpio_default" = "GPP_E15"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   # PCH Trip Temperature in degree C</span><br><span style="color: hsl(120, 100%, 40%);">+    register "pch_trip_temp" = "75"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+ device cpu_cluster 0 on</span><br><span style="color: hsl(120, 100%, 40%);">+               device lapic 0 on end</span><br><span style="color: hsl(120, 100%, 40%);">+ end</span><br><span style="color: hsl(120, 100%, 40%);">+   device domain 0 on</span><br><span style="color: hsl(120, 100%, 40%);">+            device pci 00.0 on  end # Host Bridge</span><br><span style="color: hsl(120, 100%, 40%);">+         device pci 02.0 on  end # Integrated Graphics Device</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 14.0 on  end # USB xHCI</span><br><span style="color: hsl(120, 100%, 40%);">+            device pci 14.1 on  end # USB xDCI (OTG)</span><br><span style="color: hsl(120, 100%, 40%);">+              device pci 14.2 on  end # Thermal Subsystem</span><br><span style="color: hsl(120, 100%, 40%);">+           device pci 15.0 on  end # I2C #0</span><br><span style="color: hsl(120, 100%, 40%);">+              device pci 15.1 on</span><br><span style="color: hsl(120, 100%, 40%);">+                    chip drivers/i2c/generic</span><br><span style="color: hsl(120, 100%, 40%);">+                              register "hid" = ""ELAN0000""</span><br><span style="color: hsl(120, 100%, 40%);">+                           register "desc" = ""ELAN Touchpad""</span><br><span style="color: hsl(120, 100%, 40%);">+                             register "irq" = "ACPI_IRQ_EDGE_LOW(GPP_B3_IRQ)"</span><br><span style="color: hsl(120, 100%, 40%);">+                          register "wake" = "GPE0_DW0_05" # GPP_B5</span><br><span style="color: hsl(120, 100%, 40%);">+                          device i2c 15 on end</span><br><span style="color: hsl(120, 100%, 40%);">+                  end</span><br><span style="color: hsl(120, 100%, 40%);">+           end # I2C #1</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 15.2 off end # I2C #2</span><br><span style="color: hsl(120, 100%, 40%);">+              device pci 15.3 off end # I2C #3</span><br><span style="color: hsl(120, 100%, 40%);">+              device pci 16.0 on  end # Management Engine Interface 1</span><br><span style="color: hsl(120, 100%, 40%);">+               device pci 16.1 off end # Management Engine Interface 2</span><br><span style="color: hsl(120, 100%, 40%);">+               device pci 16.2 off end # Management Engine IDE-R</span><br><span style="color: hsl(120, 100%, 40%);">+             device pci 16.3 off end # Management Engine KT Redirection</span><br><span style="color: hsl(120, 100%, 40%);">+            device pci 16.4 off end # Management Engine Interface 3</span><br><span style="color: hsl(120, 100%, 40%);">+               device pci 17.0 off end # SATA</span><br><span style="color: hsl(120, 100%, 40%);">+                device pci 19.0 on  end # UART #2</span><br><span style="color: hsl(120, 100%, 40%);">+             device pci 19.1 on</span><br><span style="color: hsl(120, 100%, 40%);">+                    chip drivers/i2c/max98927</span><br><span style="color: hsl(120, 100%, 40%);">+                             register "interleave_mode" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                          register "vmon_slot_no" = "4"</span><br><span style="color: hsl(120, 100%, 40%);">+                             register "imon_slot_no" = "5"</span><br><span style="color: hsl(120, 100%, 40%);">+                             register "uid" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+                              register "desc" = ""SSM4567 Right Speaker Amp""</span><br><span style="color: hsl(120, 100%, 40%);">+                         register "name" = ""MAXR""</span><br><span style="color: hsl(120, 100%, 40%);">+                              device i2c 39 on end</span><br><span style="color: hsl(120, 100%, 40%);">+                  end</span><br><span style="color: hsl(120, 100%, 40%);">+                   chip drivers/i2c/max98927</span><br><span style="color: hsl(120, 100%, 40%);">+                             register "interleave_mode" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                          register "vmon_slot_no" = "6"</span><br><span style="color: hsl(120, 100%, 40%);">+                             register "imon_slot_no" = "7"</span><br><span style="color: hsl(120, 100%, 40%);">+                             register "uid" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                              register "desc" = ""SSM4567 Left Speaker Amp""</span><br><span style="color: hsl(120, 100%, 40%);">+                          register "name" = ""MAXL""</span><br><span style="color: hsl(120, 100%, 40%);">+                              device i2c 3A on end</span><br><span style="color: hsl(120, 100%, 40%);">+                  end</span><br><span style="color: hsl(120, 100%, 40%);">+           end # I2C #5</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 19.2 off end # I2C #4</span><br><span style="color: hsl(120, 100%, 40%);">+              device pci 1c.0 on</span><br><span style="color: hsl(120, 100%, 40%);">+                    chip drivers/intel/wifi</span><br><span style="color: hsl(120, 100%, 40%);">+                               register "wake" = "GPE0_DW0_00" # GPP_B0</span><br><span style="color: hsl(120, 100%, 40%);">+                          device pci 00.0 on end</span><br><span style="color: hsl(120, 100%, 40%);">+                        end</span><br><span style="color: hsl(120, 100%, 40%);">+           end # PCI Express Port 1</span><br><span style="color: hsl(120, 100%, 40%);">+              device pci 1c.1 off end # PCI Express Port 2</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1c.2 off end # PCI Express Port 3</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1c.3 off end # PCI Express Port 4</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1c.4 off end # PCI Express Port 5</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1c.5 off end # PCI Express Port 6</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1c.6 off end # PCI Express Port 7</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1c.7 off end # PCI Express Port 8</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1d.0 off end # PCI Express Port 9</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 1d.1 off end # PCI Express Port 10</span><br><span style="color: hsl(120, 100%, 40%);">+         device pci 1d.2 off end # PCI Express Port 11</span><br><span style="color: hsl(120, 100%, 40%);">+         device pci 1d.3 off end # PCI Express Port 12</span><br><span style="color: hsl(120, 100%, 40%);">+         device pci 1e.0 on  end # UART #0</span><br><span style="color: hsl(120, 100%, 40%);">+             device pci 1e.1 off end # UART #1</span><br><span style="color: hsl(120, 100%, 40%);">+             device pci 1e.2 on</span><br><span style="color: hsl(120, 100%, 40%);">+                    chip drivers/spi/acpi</span><br><span style="color: hsl(120, 100%, 40%);">+                         register "hid" = "ACPI_DT_NAMESPACE_HID"</span><br><span style="color: hsl(120, 100%, 40%);">+                          register "compat_string" = ""google,cr50""</span><br><span style="color: hsl(120, 100%, 40%);">+                              register "irq" = "ACPI_IRQ_EDGE_LOW(GPP_E0_IRQ)"</span><br><span style="color: hsl(120, 100%, 40%);">+                          device spi 0 on end</span><br><span style="color: hsl(120, 100%, 40%);">+                   end</span><br><span style="color: hsl(120, 100%, 40%);">+           end # GSPI #0</span><br><span style="color: hsl(120, 100%, 40%);">+         device pci 1e.3 off end # GSPI #1</span><br><span style="color: hsl(120, 100%, 40%);">+             device pci 1e.4 on  end # eMMC</span><br><span style="color: hsl(120, 100%, 40%);">+                device pci 1e.5 off end # SDIO</span><br><span style="color: hsl(120, 100%, 40%);">+                device pci 1e.6 on end # SDCard</span><br><span style="color: hsl(120, 100%, 40%);">+               device pci 1f.0 on</span><br><span style="color: hsl(120, 100%, 40%);">+                    chip ec/google/chromeec</span><br><span style="color: hsl(120, 100%, 40%);">+                               device pnp 0c09.0 on end</span><br><span style="color: hsl(120, 100%, 40%);">+                      end</span><br><span style="color: hsl(120, 100%, 40%);">+           end # LPC Interface</span><br><span style="color: hsl(120, 100%, 40%);">+           device pci 1f.1 on  end # P2SB</span><br><span style="color: hsl(120, 100%, 40%);">+                device pci 1f.2 on  end # Power Management Controller</span><br><span style="color: hsl(120, 100%, 40%);">+         device pci 1f.3 on  end # Intel HDA</span><br><span style="color: hsl(120, 100%, 40%);">+           device pci 1f.4 on  end # SMBus</span><br><span style="color: hsl(120, 100%, 40%);">+               device pci 1f.5 on  end # PCH SPI</span><br><span style="color: hsl(120, 100%, 40%);">+             device pci 1f.6 off end # GbE</span><br><span style="color: hsl(120, 100%, 40%);">+ end</span><br><span style="color: hsl(120, 100%, 40%);">+end</span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/gpio.c b/src/mainboard/google/poppy/variants/rammus/gpio.c</span><br><span>new file mode 100644</span><br><span>index 0000000..9fdb4cd</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/gpio.c</span><br><span>@@ -0,0 +1,389 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright 2018 Google Inc.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <baseboard/gpio.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <baseboard/variants.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <commonlib/helpers.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Pad configuration in ramstage */</span><br><span style="color: hsl(120, 100%, 40%);">+/* Leave eSPI pins untouched from default settings */</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pad_config gpio_table[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+       /* A0  : RCIN# ==> NC(T0804) */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_A0),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* A1  : ESPI_IO0 */</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A2  : ESPI_IO1 */</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A3  : ESPI_IO2 */</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A4  : ESPI_IO3 */</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A5  : ESPI_CS# */</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A6  : SERIRQ ==> NC(T0805) */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPP_A6),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* A7  : PIRQA# ==> NC(T0501) */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPP_A7),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* A8  : CLKRUN# ==> NC(T0806) */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NC(GPP_A8),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* A9  : ESPI_CLK */</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A10 : CLKOUT_LPC1 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NC(GPP_A10),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A11 : PME# ==> NC(T0913) */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NC(GPP_A11),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A12 : BM_BUSY# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_A12),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A13 : SUSWARN# ==> SUSWARN_L */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(GPP_A13, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* A14 : ESPI_RESET# */</span><br><span style="color: hsl(120, 100%, 40%);">+       /* A15 : SUSACK# ==> SUSACK_L */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(GPP_A15, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* A16 : SD_1P8_SEL ==> SD_PWR_1800_SEL */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(GPP_A16, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* A17 : SD_PWR_EN# ==> EN_SD_SOCKET_PWR_L */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_A17, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* A18 : ISH_GP0 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_A18),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A19 : ISH_GP1 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_A19),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A20 : ISH_GP2 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_A20),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A21 : ISH_GP3 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_A21),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A22 : ISH_GP4 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_A22),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* A23 : ISH_GP5 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_A23),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+        /* B0  : CORE_VID0 ==> WLAN_PCIE_WAKE_L */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_GPI_ACPI_SCI(GPP_B0, NONE, DEEP, INVERT),</span><br><span style="color: hsl(120, 100%, 40%);">+     /* B1  : CORE_VID1 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NC(GPP_B1),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* B2  : VRALERT# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_B2),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* B3  : CPU_GP2 ==> TRACKPAD_INT_L */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_GPI_APIC(GPP_B3, NONE, PLTRST),</span><br><span style="color: hsl(120, 100%, 40%);">+       /* B4  : CPU_GP3 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_B4),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* B5  : SRCCLKREQ0# ==> TRACKPAD_INT_L for wakeup event */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_GPI_ACPI_SCI(GPP_B5, NONE, DEEP, INVERT),</span><br><span style="color: hsl(120, 100%, 40%);">+     /* B6  : SRCCLKREQ1# ==> WLAN_PCIE_CLKREQ_L */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(GPP_B6, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B7  : SRCCLKREQ2# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NC(GPP_B7),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* B8  : SRCCLKREQ3# ==> WLAN_PE_RST */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_GPO(GPP_B8, 0, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B9  : SRCCLKREQ4# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NC(GPP_B9),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* B10 : SRCCLKREQ5# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NC(GPP_B10),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B11 : EXT_PWR_GATE# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPP_B11),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B12 : SLP_S0# ==> SLP_S0_L_G */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(GPP_B12, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B13 : PLTRST# ==> PLT_RST_L_PCH */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_B13, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B14 : SPKR ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_B14),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B15 : GSPI0_CS# ==> PCH_SPI_H1_3V3_CS_L */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_B15, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B16 : GSPI0_CLK ==> PCH_SPI_H1_3V3_CLK */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_B16, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B17 : GSPI0_MISO ==> PCH_SPI_H1_3V3_MISO */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(GPP_B17, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B18 : GSPI0_MOSI ==> PCH_SPI_H1_3V3_MOSI */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(GPP_B18, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B19 : GSPI1_CS# ==> NC(T0807) */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_B19),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B20 : GSPI1_CLK ==> NC(T0808) */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_B20),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B21 : GSPI1_MISO ==> NC(T0809) */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NC(GPP_B21),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B22 : GSPI1_MOSI ==> NC(T0810) */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NC(GPP_B22),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* B23 : SM1ALERT# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NC(GPP_B23),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+        /* C0  : SMBCLK ==> SMBCLK */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_C0, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* C1  : SMBDATA ==> SMBDATA */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_C1, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* C2  : SMBALERT# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NC(GPP_C2),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* C3  : SML0CLK ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_C3),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* C4  : SML0DATA ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_C4),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* C5  : SML0ALERT# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NC(GPP_C5),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* C6  : SM1CLK ==> EC_IN_RW_OD */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_GPI_GPIO_DRIVER(GPP_C6, 20K_PU, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+        /* C7  : SM1DATA ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_C7),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* C8  : UART0_RXD ==> NC(BT_OFF#) */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NC(GPP_C8),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* C9  : UART0_TXD ==> NC(WLAN_OFF#) */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_C9),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* C10 : UART0_RTS# ==> NC(T0817) */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NC(GPP_C10),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* C11 : UART0_CTS# ==> EN_PP3300_DX_CAM */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_GPO(GPP_C11, 1, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+        /* C12 : UART1_RXD ==> PCH_MEM_CONFIG[0] */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_GPI_GPIO_DRIVER(GPP_C12, NONE, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C13 : UART1_TXD ==> PCH_MEM_CONFIG[1] */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_GPI_GPIO_DRIVER(GPP_C13, NONE, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C14 : UART1_RTS# ==> PCH_MEM_CONFIG[2] */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPI_GPIO_DRIVER(GPP_C14, NONE, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C15 : UART1_CTS# ==> PCH_MEM_CONFIG[3] */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPI_GPIO_DRIVER(GPP_C15, NONE, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C16 : I2C0_SDA ==> PCH_I2C0_TOUCHSCREEN_3V3_SDA */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_C16, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C17 : I2C0_SCL ==> PCH_I2C0_TOUCHSCREEN_3V3_SCL */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_C17, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C18 : I2C1_SDA ==> PCH_I2C1_TRACKPAD_3V3_SDA */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(GPP_C18, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C19 : I2C1_SCL ==> PCH_I2C1_TRACKPAD_3V3_SCL */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(GPP_C19, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C20 : UART2_RXD ==> PCHRX_SERVOTX_UART */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_C20, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C21 : UART2_TXD ==> PCHTX_SERVORX_UART */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_C21, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C22 : UART2_RTS# ==> EN_PP3300_DX_TOUCHSCREEN */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_GPO(GPP_C22, 0, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+        /* C23 : UART2_CTS# ==> PCH_WP */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_GPI_GPIO_DRIVER(GPP_C23, 20K_PU, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     /* D0  : SPI1_CS# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_D0),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D1  : SPI1_CLK ==> NC(T0818) */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_D1),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D2  : SPI1_MISO ==> NC(T0819) */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_D2),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D3  : SPI1_MOSI ==> NC(T0820) */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_D3),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D4  : FASHTRIG ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_D4),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D5  : ISH_I2C0_SDA ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_D5),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D6  : ISH_I2C0_SCL ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_D6),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D7  : ISH_I2C1_SDA ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_D7),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D8  : ISH_I2C1_SCL ==> NC(T0815) */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NC(GPP_D8),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* D9  : ISH_SPI_CS# ==> HP_IRQ_GPIO */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_GPI_APIC(GPP_D9, 20K_PU, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+       /* D10 : ISH_SPI_CLK ==> SPKR_RST_L */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_GPO(GPP_D10, 1, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+        /* D11 : ISH_SPI_MISO ==> SPKR_IRQ_L */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_GPI_APIC(GPP_D11, NONE, PLTRST),</span><br><span style="color: hsl(120, 100%, 40%);">+      /* D12 : ISH_SPI_MOSI ==> NC(T0816) */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NC(GPP_D12),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* D13 : ISH_UART0_RXD ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPP_D13),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* D14 : ISH_UART0_TXD ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPP_D14),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* D15 : ISH_UART0_RTS# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NC(GPP_D15),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* D16 : ISH_UART0_CTS# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NC(GPP_D16),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* D17 : ISH_UART0_CTS# ==> DMIC_CLK1_PCH */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_D17, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* D18 : DMIC_DATA1 ==> NC(T0703) */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NC(GPP_D18),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* D19 : DMIC_CLK0 ==> DMIC_CLK0_PCH */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_D19, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* D20 : DMIC_DATA0 ==> DMIC_DATA0_PCH */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_D20, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* D21 : SPI1_IO2 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_D21),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* D22 : SPI1_IO3 ==> BOOT_BEEP_OVERRIDE */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_GPO(GPP_D22, 1, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+        /* D23 : I2S_MCLK ==> I2S_MCLK */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_D23, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+       /* E0  : SATAXPCI0 ==> H1_PCH_INT_ODL */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_GPI_APIC_INVERT(GPP_E0, NONE, PLTRST),</span><br><span style="color: hsl(120, 100%, 40%);">+        /* E1  : SATAXPCIE1 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NC(GPP_E1),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* E2  : SATAXPCIE2 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NC(GPP_E2),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* E3  : CPU_GP0 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPP_E3),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* E4  : SATA_DEVSLP0 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_E4),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* E5  : SATA_DEVSLP1 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_E5),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* E6  : SATA_DEVSLP2 ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_E6),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* E7  : CPU_GP1 ==> TOUCHSCREEN_INT_L */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_GPI_APIC(GPP_E7, NONE, PLTRST),</span><br><span style="color: hsl(120, 100%, 40%);">+       /* E8  : SATALED# ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_E8),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* E9  : USB2_OCO# ==> USB_C0_OC_ODL */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_E9, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E10 : USB2_OC1# ==> USB_C1_OC_ODL */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_E10, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* E11 : USB2_OC2# ==> NC(T0504) */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_E11),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E12 : USB2_OC3# ==> USB_A0_OC# */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_E12, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* E13 : DDPB_HPD0 ==> USB_C0_DP_HPD */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_E13, 20K_PD, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+       /* E14 : DDPC_HPD1 ==> USB_C1_DP_HPD */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_E14, 20K_PD, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+       /* E15 : DDPD_HPD2 ==> SD_CD_ODL */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_GPI_GPIO_DRIVER(GPP_E15, 20K_PU, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+       /* E16 : DDPE_HPD3 ==> NC(T0602) */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_E16),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E17 : EDP_HPD ==> EDP_HPD */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_E17, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* E18 : DDPB_CTRLCLK ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_E18),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E19 : DDPB_CTRLDATA ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPP_E19),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E20 : DDPC_CTRLCLK ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_E20),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E21 : DDPC_CTRLDATA ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPP_E21),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E22 : DDPD_CTRLCLK ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_E22),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* E23 : DDPD_CTRLDATA ==> NC*/</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_E23),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+        /* The next 4 pads are for bit banging the amplifiers, default to I2S */</span><br><span style="color: hsl(120, 100%, 40%);">+      /* F0  : I2S2_SCLK ==> I2S2_SCLK_SPKR_R */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_GPI_GPIO_DRIVER(GPP_F0, NONE, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* F1  : I2S2_SFRM ==> I2S2_SFRM_SPKR_R */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_GPI_GPIO_DRIVER(GPP_F1, NONE, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* F2  : I2S2_TXD ==> I2S2_PCH_TX_SPKR_RX_R */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_GPI_GPIO_DRIVER(GPP_F2, NONE, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* F3  : I2S2_RXD ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPP_F3),</span><br><span style="color: hsl(120, 100%, 40%);">+   /* F4  : I2C2_SDA ==> I2C_2_SDA */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF_1V8(GPP_F4, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+      /* F5  : I2C2_SCL ==> I2C_2_SCL */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF_1V8(GPP_F5, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+      /* F6  : I2C3_SDA ==> PCH_I2C3_PEN_1V8_SDA */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF_1V8(GPP_F6, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+      /* F7  : I2C3_SCL ==> PCH_I2C3_PEN_1V8_SCL */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF_1V8(GPP_F7, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+      /* F8  : I2C4_SDA ==> PCH_I2C4_H1_1V8_SDA */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF_1V8(GPP_F8, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+      /* F9  : I2C4_SCL ==> PCH_I2C4_H1_1V8_SCL */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF_1V8(GPP_F9, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+      /* F10 : I2C5_SDA ==> PCH_I2C5_AUDIO_1V8_SDA */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF_1V8(GPP_F10, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+     /* F11 : I2C5_SCL ==> PCH_I2C5_AUDIO_1V8_SCL */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF_1V8(GPP_F11, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+     /* F12 : EMMC_CMD ==> EMMC_CMD */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_F12, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F13 : EMMC_DATA0 ==> EMMC_DAT0 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F13, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F14 : EMMC_DATA1 ==> EMMC_DAT1 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F14, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F15 : EMMC_DATA2 ==> EMMC_DAT2 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F15, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F16 : EMMC_DATA3 ==> EMMC_DAT3 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F16, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F17 : EMMC_DATA4 ==> EMMC_DAT4 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F17, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F18 : EMMC_DATA5 ==> EMMC_DAT5 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F18, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F19 : EMMC_DATA6 ==> EMMC_DAT6 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F19, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F20 : EMMC_DATA7 ==> EMMC_DAT7 */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_F20, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F21 : EMMC_RCLK ==> EMMC_RCLK */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(GPP_F21, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F22 : EMMC_CLK ==> EMMC_CLK */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_F22, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* F23 : RSVD ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPP_F23),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+        /* G0  : SD_CMD ==> SD_CMD */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_G0, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* G1  : SD_DATA0 ==> SD_DATA0 */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_G1, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* G2  : SD_DATA1 ==> SD_DATA1 */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_G2, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* G3  : SD_DATA2 ==> SD_DATA2 */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_G3, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* G4  : SD_DATA3 ==> SD_DATA3 */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPP_G4, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* G5  : SD_CD# ==> SD_CD_ODL */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(GPP_G5, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* G6  : SD_CLK ==> SD_CLK */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_G6, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* G7  : SD_WP ==> NC(T0701) */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(GPP_G7, 20K_PD, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* GPD0: BATLOW# ==> PCH_BATLOW_L */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPD0, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+    /* GPD1: ACPRESENT ==> EC_PCH_ACPRESENT */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(GPD1, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+    /* GPD2: LAN_WAKE# ==> EC_PCH_WAKE_R_L */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPD2, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+    /* GPD3: PWRBTN# ==> PCH_PWR_BTN_L */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPD3, 20K_PU, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+  /* GPD4: SLP_S3# ==> SLP_S3_L */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(GPD4, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+    /* GPD5: SLP_S4# ==> SLP_S4_L */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(GPD5, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+    /* GPD6: SLP_A# ==> NC(T0912) */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NC(GPD6),</span><br><span style="color: hsl(120, 100%, 40%);">+     /* GPD7: RSVD ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NC(GPD7),</span><br><span style="color: hsl(120, 100%, 40%);">+     /* GPD8: SUSCLK ==> PCH_SUSCLK */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(GPD8, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+    /* GPD9: SLP_WLAN# ==> NC(T0911) */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPD9),</span><br><span style="color: hsl(120, 100%, 40%);">+     /* GPD10: SLP_S5# ==> NC(T0905) */</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NC(GPD10),</span><br><span style="color: hsl(120, 100%, 40%);">+    /* GPD11: LANPHYC ==> NC */</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NC(GPD11),</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Early pad configuration in bootblock */</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pad_config early_gpio_table[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+   /* B15 : GSPI0_CS# ==> PCH_SPI_H1_3V3_CS_L */</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(GPP_B15, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B16 : GSPI0_CLK ==> PCH_SPI_H1_3V3_CLK */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_B16, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B17 : GSPI0_MISO ==> PCH_SPI_H1_3V3_MISO */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(GPP_B17, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* B18 : GSPI0_MOSI ==> PCH_SPI_H1_3V3_MOSI */</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(GPP_B18, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+       /* Ensure UART pins are in native mode for H1. */</span><br><span style="color: hsl(120, 100%, 40%);">+     /* C20 : UART2_RXD ==> PCHRX_SERVOTX_UART */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_C20, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+ /* C21 : UART2_TXD ==> PCHTX_SERVORX_UART */</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(GPP_C21, NONE, DEEP, NF1),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+       /* C23 : UART2_CTS# ==> PCH_WP */</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_GPI_GPIO_DRIVER(GPP_C23, 20K_PU, DEEP),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     /* E0  : SATAXPCI0 ==> H1_PCH_INT_ODL */</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_GPI_APIC_INVERT(GPP_E0, NONE, PLTRST),</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const struct pad_config *variant_gpio_table(size_t *num)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+     *num = ARRAY_SIZE(gpio_table);</span><br><span style="color: hsl(120, 100%, 40%);">+        return gpio_table;</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const struct pad_config *variant_early_gpio_table(size_t *num)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+    *num = ARRAY_SIZE(early_gpio_table);</span><br><span style="color: hsl(120, 100%, 40%);">+  return early_gpio_table;</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/include/variant/acpi/dptf.asl b/src/mainboard/google/poppy/variants/rammus/include/variant/acpi/dptf.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..a9afa73</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/include/variant/acpi/dptf.asl</span><br><span>@@ -0,0 +1,16 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright 2018 Google Inc.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <baseboard/acpi/dptf.asl></span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/include/variant/ec.h b/src/mainboard/google/poppy/variants/rammus/include/variant/ec.h</span><br><span>new file mode 100644</span><br><span>index 0000000..b22fccb</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/include/variant/ec.h</span><br><span>@@ -0,0 +1,86 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright 2018 Google Inc.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#ifndef __MAINBOARD_EC_H__</span><br><span style="color: hsl(120, 100%, 40%);">+#define __MAINBOARD_EC_H__</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <ec/ec.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <ec/google/chromeec/ec_commands.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <variant/gpio.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define MAINBOARD_EC_SCI_EVENTS \</span><br><span style="color: hsl(120, 100%, 40%);">+    (EC_HOST_EVENT_MASK(EC_HOST_EVENT_LID_CLOSED)        |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_LID_OPEN)          |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_AC_CONNECTED)      |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_AC_DISCONNECTED)   |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_BATTERY_LOW)       |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_BATTERY_CRITICAL)  |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_BATTERY)           |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_BATTERY_STATUS)    |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_THERMAL_THRESHOLD) |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_THROTTLE_START)    |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_THROTTLE_STOP)     |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_PD_MCU)            |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_MODE_CHANGE)       |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_MKBP))</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define MAINBOARD_EC_SMI_EVENTS \</span><br><span style="color: hsl(120, 100%, 40%);">+ (EC_HOST_EVENT_MASK(EC_HOST_EVENT_LID_CLOSED))</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* EC can wake from S5 with lid or power button */</span><br><span style="color: hsl(120, 100%, 40%);">+#define MAINBOARD_EC_S5_WAKE_EVENTS \</span><br><span style="color: hsl(120, 100%, 40%);">+   (EC_HOST_EVENT_MASK(EC_HOST_EVENT_LID_OPEN) |\</span><br><span style="color: hsl(120, 100%, 40%);">+         EC_HOST_EVENT_MASK(EC_HOST_EVENT_POWER_BUTTON))</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * EC can wake from S3 with lid or power button or key press or</span><br><span style="color: hsl(120, 100%, 40%);">+ * mode change event.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+#define MAINBOARD_EC_S3_WAKE_EVENTS \</span><br><span style="color: hsl(120, 100%, 40%);">+    (MAINBOARD_EC_S5_WAKE_EVENTS |\</span><br><span style="color: hsl(120, 100%, 40%);">+        EC_HOST_EVENT_MASK(EC_HOST_EVENT_KEY_PRESSED))</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define MAINBOARD_EC_S0IX_WAKE_EVENTS        (MAINBOARD_EC_S3_WAKE_EVENTS)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Log EC wake events plus EC shutdown events */</span><br><span style="color: hsl(120, 100%, 40%);">+#define MAINBOARD_EC_LOG_EVENTS \</span><br><span style="color: hsl(120, 100%, 40%);">+  (EC_HOST_EVENT_MASK(EC_HOST_EVENT_THERMAL_SHUTDOWN) |\</span><br><span style="color: hsl(120, 100%, 40%);">+         EC_HOST_EVENT_MASK(EC_HOST_EVENT_BATTERY_SHUTDOWN) |\</span><br><span style="color: hsl(120, 100%, 40%);">+         EC_HOST_EVENT_MASK(EC_HOST_EVENT_PANIC))</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * ACPI related definitions for ASL code.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Enable EC backed PD MCU device in ACPI */</span><br><span style="color: hsl(120, 100%, 40%);">+#define EC_ENABLE_PD_MCU_DEVICE</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Enable LID switch and provide wake pin for EC */</span><br><span style="color: hsl(120, 100%, 40%);">+#define EC_ENABLE_LID_SWITCH</span><br><span style="color: hsl(120, 100%, 40%);">+#define EC_ENABLE_WAKE_PIN       GPE_EC_WAKE</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Enable Tablet switch */</span><br><span style="color: hsl(120, 100%, 40%);">+#define EC_ENABLE_TABLET_EVENT</span><br><span style="color: hsl(120, 100%, 40%);">+#define EC_ENABLE_TBMC_DEVICE</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define SIO_EC_MEMMAP_ENABLE        /* EC Memory Map Resources */</span><br><span style="color: hsl(120, 100%, 40%);">+#define SIO_EC_HOST_ENABLE       /* EC Host Interface Resources */</span><br><span style="color: hsl(120, 100%, 40%);">+#define SIO_EC_ENABLE_PS2K   /* Enable PS/2 Keyboard */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Enable EC backed Keyboard Backlight in ACPI */</span><br><span style="color: hsl(120, 100%, 40%);">+#define EC_ENABLE_KEYBOARD_BACKLIGHT</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#endif /* __MAINBOARD_EC_H__ */</span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/include/variant/gpio.h b/src/mainboard/google/poppy/variants/rammus/include/variant/gpio.h</span><br><span>new file mode 100644</span><br><span>index 0000000..cd34cf0</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/include/variant/gpio.h</span><br><span>@@ -0,0 +1,21 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright 2018 Google Inc.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#ifndef __MAINBOARD_GPIO_H__</span><br><span style="color: hsl(120, 100%, 40%);">+#define __MAINBOARD_GPIO_H__</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <baseboard/gpio.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#endif /* __MAINBOARD_GPIO_H__ */</span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/memory.c b/src/mainboard/google/poppy/variants/rammus/memory.c</span><br><span>new file mode 100644</span><br><span>index 0000000..92e66bd</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/memory.c</span><br><span>@@ -0,0 +1,49 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright 2018 Google Inc.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <baseboard/variants.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* DQ byte map */</span><br><span style="color: hsl(120, 100%, 40%);">+static const u8 dq_map[][12] = {</span><br><span style="color: hsl(120, 100%, 40%);">+        { 0x0F, 0xF0, 0x00, 0xF0, 0x0F, 0xF0,</span><br><span style="color: hsl(120, 100%, 40%);">+   0x0F, 0x00, 0xFF, 0x00, 0xFF, 0x00 },</span><br><span style="color: hsl(120, 100%, 40%);">+       { 0x33, 0xCC, 0x00, 0xCC, 0x33, 0xCC,</span><br><span style="color: hsl(120, 100%, 40%);">+   0x33, 0x00, 0xFF, 0x00, 0xFF, 0x00 }</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* DQS CPU<>DRAM map */</span><br><span style="color: hsl(120, 100%, 40%);">+static const u8 dqs_map[][8] = {</span><br><span style="color: hsl(120, 100%, 40%);">+ { 0, 1, 3, 2, 4, 5, 6, 7 },</span><br><span style="color: hsl(120, 100%, 40%);">+   { 1, 0, 4, 5, 2, 3, 6, 7 },</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Rcomp resistor */</span><br><span style="color: hsl(120, 100%, 40%);">+static const u16 rcomp_resistor[] = { 200, 81, 162 };</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Rcomp target */</span><br><span style="color: hsl(120, 100%, 40%);">+static const u16 rcomp_target[] = { 100, 40, 40, 23, 40 };</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void variant_memory_params(struct memory_params *p)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+    p->type = MEMORY_LPDDR3;</span><br><span style="color: hsl(120, 100%, 40%);">+   p->dq_map = dq_map;</span><br><span style="color: hsl(120, 100%, 40%);">+        p->dq_map_size = sizeof(dq_map);</span><br><span style="color: hsl(120, 100%, 40%);">+   p->dqs_map = dqs_map;</span><br><span style="color: hsl(120, 100%, 40%);">+      p->dqs_map_size = sizeof(dqs_map);</span><br><span style="color: hsl(120, 100%, 40%);">+ p->rcomp_resistor = rcomp_resistor;</span><br><span style="color: hsl(120, 100%, 40%);">+        p->rcomp_resistor_size = sizeof(rcomp_resistor);</span><br><span style="color: hsl(120, 100%, 40%);">+   p->rcomp_target = rcomp_target;</span><br><span style="color: hsl(120, 100%, 40%);">+    p->rcomp_target_size = sizeof(rcomp_target);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/google/poppy/variants/rammus/nhlt.c b/src/mainboard/google/poppy/variants/rammus/nhlt.c</span><br><span>new file mode 100644</span><br><span>index 0000000..70c2524</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/google/poppy/variants/rammus/nhlt.c</span><br><span>@@ -0,0 +1,43 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright 2018 Google Inc.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <baseboard/variants.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <console/console.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <nhlt.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <soc/nhlt.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void variant_nhlt_init(struct nhlt *nhlt)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+    /* 4 Channel DMIC array. */</span><br><span style="color: hsl(120, 100%, 40%);">+   if (nhlt_soc_add_dmic_array(nhlt, 4))</span><br><span style="color: hsl(120, 100%, 40%);">+         printk(BIOS_ERR, "Couldn't add 4CH DMIC array.\n");</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   /* Dialog DA7219 Headset codec. */</span><br><span style="color: hsl(120, 100%, 40%);">+    if (nhlt_soc_add_da7219(nhlt, AUDIO_LINK_SSP1))</span><br><span style="color: hsl(120, 100%, 40%);">+               printk(BIOS_ERR, "Couldn't add Dialog DA7219.\n");</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    /* Maxim MAX98927 Smart Amps for left and right channel */</span><br><span style="color: hsl(120, 100%, 40%);">+    if (nhlt_soc_add_max98927(nhlt, AUDIO_LINK_SSP0))</span><br><span style="color: hsl(120, 100%, 40%);">+             printk(BIOS_ERR, "Couldn't add Maxim MAX98927\n");</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void variant_nhlt_oem_overrides(const char **oem_id, const char **oem_table_id,</span><br><span style="color: hsl(120, 100%, 40%);">+                              uint32_t *oem_revision)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+    *oem_id = "GOOGLE";</span><br><span style="color: hsl(120, 100%, 40%);">+ *oem_table_id = "RAMMUSMAX";</span><br><span style="color: hsl(120, 100%, 40%);">+        *oem_revision = 0;</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/27802">change 27802</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/27802"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: Ibf147145619142f3989834e631eff5ff630b1443 </div>
<div style="display:none"> Gerrit-Change-Number: 27802 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Zhuohao Lee <zhuohao@chromium.org> </div>