<p>Elyes HAOUAS <strong>uploaded patch set #2</strong> to this change.</p><p><a href="https://review.coreboot.org/26860">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">nb/intel/i945: Add default case for CPCTL<br><br>The default MCHBAR8(CPCTL) is 0x80. This value is also<br>used for desktop chip version with FSB800.<br><br>Change-Id: Ifb343ff45ccb2c10a6d2ac294d80add67dd4a1d6<br>Signed-off-by: Elyes HAOUAS <ehaouas@noos.fr><br>---<br>M src/northbridge/intel/i945/raminit.c<br>1 file changed, 3 insertions(+), 1 deletion(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/60/26860/2</pre><p>To view, visit <a href="https://review.coreboot.org/26860">change 26860</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/26860"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newpatchset </div>
<div style="display:none"> Gerrit-Change-Id: Ifb343ff45ccb2c10a6d2ac294d80add67dd4a1d6 </div>
<div style="display:none"> Gerrit-Change-Number: 26860 </div>
<div style="display:none"> Gerrit-PatchSet: 2 </div>
<div style="display:none"> Gerrit-Owner: Elyes HAOUAS <ehaouas@noos.fr> </div>
<div style="display:none"> Gerrit-Reviewer: build bot (Jenkins) <no-reply@coreboot.org> </div>