<p>Arthur Heymans has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/26784">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">cpu/intel/car/core2: improve a few things<br><br>This changes the following:<br>- compute amount variable MTRR's during runtime<br>- Wait for all CPU's to be in Wait for SIPI state after sending init<br>  INIT IPI to all AP's<br>- compute the PHYSMASK high during runtime and preload it to the<br>  MTRR_PHYS_MASK msr's<br>- cache the whole rom size instead of XIP_ROM_SIZE<br><br>Change-Id: I8d8672f8b577c2e7cef6e80978c4464a771f430c<br>Signed-off-by: Arthur Heymans <arthur@aheymans.xyz><br>---<br>M src/cpu/intel/car/core2/cache_as_ram.S<br>1 file changed, 82 insertions(+), 34 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/84/26784/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/cpu/intel/car/core2/cache_as_ram.S b/src/cpu/intel/car/core2/cache_as_ram.S</span><br><span>index d659a02..e6069cb 100644</span><br><span>--- a/src/cpu/intel/car/core2/cache_as_ram.S</span><br><span>+++ b/src/cpu/intel/car/core2/cache_as_ram.S</span><br><span>@@ -36,18 +36,40 @@</span><br><span>         movl    $0xFEE00300, %esi</span><br><span>    movl    %eax, (%esi)</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-        /* Zero out all fixed range and variable range MTRRs. */</span><br><span style="color: hsl(0, 100%, 40%);">-        movl    $mtrr_table, %esi</span><br><span style="color: hsl(0, 100%, 40%);">-       movl    $((mtrr_table_end - mtrr_table) >> 1), %edi</span><br><span style="color: hsl(0, 100%, 40%);">-       xorl    %eax, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-      xorl    %edx, %edx</span><br><span style="color: hsl(0, 100%, 40%);">-clear_mtrrs:</span><br><span style="color: hsl(0, 100%, 40%);">-  movw    (%esi), %bx</span><br><span style="color: hsl(0, 100%, 40%);">-     movzx   %bx, %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+     /* All CPUs need to be in Wait for SIPI state */</span><br><span style="color: hsl(120, 100%, 40%);">+wait_for_sipi:</span><br><span style="color: hsl(120, 100%, 40%);">+      movl    (%esi), %eax</span><br><span style="color: hsl(120, 100%, 40%);">+  bt      $12, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+     jc      wait_for_sipi</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+       post_code(0x22)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     /* Clear/disable fixed MTRRs */</span><br><span style="color: hsl(120, 100%, 40%);">+       mov     $fixed_mtrr_list_size, %ebx</span><br><span style="color: hsl(120, 100%, 40%);">+   xor     %eax, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+    xor     %edx, %edx</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+clear_fixed_mtrr:</span><br><span style="color: hsl(120, 100%, 40%);">+       add     $-2, %ebx</span><br><span style="color: hsl(120, 100%, 40%);">+     movzwl  fixed_mtrr_list(%ebx), %ecx</span><br><span>  wrmsr</span><br><span style="color: hsl(0, 100%, 40%);">-   add     $2, %esi</span><br><span style="color: hsl(0, 100%, 40%);">-        dec     %edi</span><br><span style="color: hsl(0, 100%, 40%);">-    jnz     clear_mtrrs</span><br><span style="color: hsl(120, 100%, 40%);">+   jnz     clear_fixed_mtrr</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    /* Figure put how many MTRRs we have, and clear them out */</span><br><span style="color: hsl(120, 100%, 40%);">+   mov     $MTRR_CAP_MSR, %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+   rdmsr</span><br><span style="color: hsl(120, 100%, 40%);">+ movzb   %al, %ebx               /* Number of variable MTRRs */</span><br><span style="color: hsl(120, 100%, 40%);">+        mov     $MTRR_PHYS_BASE(0), %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+      xor     %eax, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+    xor     %edx, %edx</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+clear_var_mtrr:</span><br><span style="color: hsl(120, 100%, 40%);">+ wrmsr</span><br><span style="color: hsl(120, 100%, 40%);">+ inc     %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+  wrmsr</span><br><span style="color: hsl(120, 100%, 40%);">+ inc     %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+  dec     %ebx</span><br><span style="color: hsl(120, 100%, 40%);">+  jnz     clear_var_mtrr</span><br><span> </span><br><span>   post_code(0x22)</span><br><span>      /* Configure the default memory type to uncacheable. */</span><br><span>@@ -56,6 +78,38 @@</span><br><span>         andl    $(~0x00000cff), %eax</span><br><span>         wrmsr</span><br><span> </span><br><span style="color: hsl(120, 100%, 40%);">+     /* Determine CPU_ADDR_BITS and load PHYSMASK high</span><br><span style="color: hsl(120, 100%, 40%);">+      * word to %edx.</span><br><span style="color: hsl(120, 100%, 40%);">+       */</span><br><span style="color: hsl(120, 100%, 40%);">+   movl    $0x80000000, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+     cpuid</span><br><span style="color: hsl(120, 100%, 40%);">+ cmpl    $0x80000008, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+     jc      addrsize_no_MSR</span><br><span style="color: hsl(120, 100%, 40%);">+       movl    $0x80000008, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+     cpuid</span><br><span style="color: hsl(120, 100%, 40%);">+ movb    %al, %cl</span><br><span style="color: hsl(120, 100%, 40%);">+      sub     $32, %cl</span><br><span style="color: hsl(120, 100%, 40%);">+      movl    $1, %edx</span><br><span style="color: hsl(120, 100%, 40%);">+      shl     %cl, %edx</span><br><span style="color: hsl(120, 100%, 40%);">+     subl    $1, %edx</span><br><span style="color: hsl(120, 100%, 40%);">+      jmp     addrsize_set_high</span><br><span style="color: hsl(120, 100%, 40%);">+addrsize_no_MSR:</span><br><span style="color: hsl(120, 100%, 40%);">+   movl    $1, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+      cpuid</span><br><span style="color: hsl(120, 100%, 40%);">+ andl    $(1 << 6 | 1 << 17), %edx   /* PAE or PSE36 */</span><br><span style="color: hsl(120, 100%, 40%);">+    jz      addrsize_set_high</span><br><span style="color: hsl(120, 100%, 40%);">+     movl    $0x0f, %edx</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+ /* Preload high word of address mask (in %edx) for Variable</span><br><span style="color: hsl(120, 100%, 40%);">+    * MTRRs 0 and 1 and enable local APIC at default base.</span><br><span style="color: hsl(120, 100%, 40%);">+        */</span><br><span style="color: hsl(120, 100%, 40%);">+addrsize_set_high:</span><br><span style="color: hsl(120, 100%, 40%);">+       xorl    %eax, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+    movl    $MTRR_PHYS_MASK(0), %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+      wrmsr</span><br><span style="color: hsl(120, 100%, 40%);">+ movl    $MTRR_PHYS_MASK(1), %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+      wrmsr</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span>      post_code(0x23)</span><br><span>      /* Set Cache-as-RAM base address. */</span><br><span>         movl    $(MTRR_PHYS_BASE(0)), %ecx</span><br><span>@@ -66,8 +120,8 @@</span><br><span>      post_code(0x24)</span><br><span>      /* Set Cache-as-RAM mask. */</span><br><span>         movl    $(MTRR_PHYS_MASK(0)), %ecx</span><br><span style="color: hsl(120, 100%, 40%);">+        rdmsr</span><br><span>    movl    $(~(CACHE_AS_RAM_SIZE - 1) | MTRR_PHYS_MASK_VALID), %eax</span><br><span style="color: hsl(0, 100%, 40%);">-        movl    $CPU_PHYSMASK_HI, %edx</span><br><span>       wrmsr</span><br><span> </span><br><span>    post_code(0x25)</span><br><span>@@ -94,7 +148,6 @@</span><br><span>         movl    $CACHE_AS_RAM_BASE, %esi</span><br><span>     movl    %esi, %edi</span><br><span>   movl    $(CACHE_AS_RAM_SIZE >> 2), %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-   // movl $0x23322332, %eax</span><br><span>    xorl    %eax, %eax</span><br><span>   rep     stosl</span><br><span> </span><br><span>@@ -107,18 +160,12 @@</span><br><span>    /* Enable cache for our code in Flash because we do XIP here */</span><br><span>      movl    $MTRR_PHYS_BASE(1), %ecx</span><br><span>     xorl    %edx, %edx</span><br><span style="color: hsl(0, 100%, 40%);">-      /*</span><br><span style="color: hsl(0, 100%, 40%);">-       * IMPORTANT: The following calculation _must_ be done at runtime. See</span><br><span style="color: hsl(0, 100%, 40%);">-   * https://www.coreboot.org/pipermail/coreboot/2010-October/060855.html</span><br><span style="color: hsl(0, 100%, 40%);">-  */</span><br><span style="color: hsl(0, 100%, 40%);">-     movl    $copy_and_run, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-     andl    $(~(CONFIG_XIP_ROM_SIZE - 1)), %eax</span><br><span style="color: hsl(0, 100%, 40%);">-     orl     $MTRR_TYPE_WRPROT, %eax</span><br><span style="color: hsl(120, 100%, 40%);">+       movl    $CACHE_ROM_BASE | MTRR_TYPE_WRPROT, %eax</span><br><span>     wrmsr</span><br><span> </span><br><span>    movl    $MTRR_PHYS_MASK(1), %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-        movl    $CPU_PHYSMASK_HI, %edx</span><br><span style="color: hsl(0, 100%, 40%);">-  movl    $(~(CONFIG_XIP_ROM_SIZE - 1) | MTRR_PHYS_MASK_VALID), %eax</span><br><span style="color: hsl(120, 100%, 40%);">+        rdmsr</span><br><span style="color: hsl(120, 100%, 40%);">+     movl    $(~(CACHE_ROM_SIZE - 1) | MTRR_PHYS_MASK_VALID), %eax</span><br><span>        wrmsr</span><br><span> </span><br><span>    post_code(0x28)</span><br><span>@@ -148,17 +195,18 @@</span><br><span>      hlt</span><br><span>  jmp     .Lhlt</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-mtrr_table:</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Fixed MTRRs */</span><br><span style="color: hsl(0, 100%, 40%);">-       .word 0x250, 0x258, 0x259</span><br><span style="color: hsl(0, 100%, 40%);">-       .word 0x268, 0x269, 0x26A</span><br><span style="color: hsl(0, 100%, 40%);">-       .word 0x26B, 0x26C, 0x26D</span><br><span style="color: hsl(0, 100%, 40%);">-       .word 0x26E, 0x26F</span><br><span style="color: hsl(0, 100%, 40%);">-      /* Variable MTRRs */</span><br><span style="color: hsl(0, 100%, 40%);">-    .word 0x200, 0x201, 0x202, 0x203</span><br><span style="color: hsl(0, 100%, 40%);">-        .word 0x204, 0x205, 0x206, 0x207</span><br><span style="color: hsl(0, 100%, 40%);">-        .word 0x208, 0x209, 0x20A, 0x20B</span><br><span style="color: hsl(0, 100%, 40%);">-        .word 0x20C, 0x20D, 0x20E, 0x20F</span><br><span style="color: hsl(0, 100%, 40%);">-mtrr_table_end:</span><br><span style="color: hsl(120, 100%, 40%);">+fixed_mtrr_list:</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_64K_00000</span><br><span style="color: hsl(120, 100%, 40%);">+    .word   MTRR_FIX_16K_80000</span><br><span style="color: hsl(120, 100%, 40%);">+    .word   MTRR_FIX_16K_A0000</span><br><span style="color: hsl(120, 100%, 40%);">+    .word   MTRR_FIX_4K_C0000</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_4K_C8000</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_4K_D0000</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_4K_D8000</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_4K_E0000</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_4K_E8000</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_4K_F0000</span><br><span style="color: hsl(120, 100%, 40%);">+     .word   MTRR_FIX_4K_F8000</span><br><span style="color: hsl(120, 100%, 40%);">+fixed_mtrr_list_size = . - fixed_mtrr_list</span><br><span> </span><br><span> _cache_as_ram_setup_end:</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/26784">change 26784</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/26784"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I8d8672f8b577c2e7cef6e80978c4464a771f430c </div>
<div style="display:none"> Gerrit-Change-Number: 26784 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Arthur Heymans <arthur@aheymans.xyz> </div>