<p>Arthur Heymans has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/26718">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">nb/intel/model_2065x: Use postcar stage to tear down CAR<br><br>Change-Id: I9a81ee6a9f39ced3d33f1caf9c2da43776012775<br>Signed-off-by: Arthur Heymans <arthur@aheymans.xyz><br>---<br>M src/cpu/intel/model_2065x/Kconfig<br>M src/cpu/intel/model_2065x/Makefile.inc<br>M src/cpu/intel/model_2065x/cache_as_ram.inc<br>M src/northbridge/intel/nehalem/Makefile.inc<br>M src/northbridge/intel/nehalem/ram_calc.c<br>5 files changed, 11 insertions(+), 127 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/18/26718/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/cpu/intel/model_2065x/Kconfig b/src/cpu/intel/model_2065x/Kconfig</span><br><span>index 59bb8d8..4bf5b44 100644</span><br><span>--- a/src/cpu/intel/model_2065x/Kconfig</span><br><span>+++ b/src/cpu/intel/model_2065x/Kconfig</span><br><span>@@ -20,6 +20,8 @@</span><br><span>     #select AP_IN_SIPI_WAIT</span><br><span>      select TSC_SYNC_MFENCE</span><br><span>       select CPU_INTEL_COMMON</span><br><span style="color: hsl(120, 100%, 40%);">+       select POSTCAR_STAGE</span><br><span style="color: hsl(120, 100%, 40%);">+  select POSTCAR_CONSOLE</span><br><span> </span><br><span> config BOOTBLOCK_CPU_INIT</span><br><span>      string</span><br><span>diff --git a/src/cpu/intel/model_2065x/Makefile.inc b/src/cpu/intel/model_2065x/Makefile.inc</span><br><span>index 137d1c9..28d7a5e 100644</span><br><span>--- a/src/cpu/intel/model_2065x/Makefile.inc</span><br><span>+++ b/src/cpu/intel/model_2065x/Makefile.inc</span><br><span>@@ -22,3 +22,4 @@</span><br><span> </span><br><span> cpu_incs-y += $(src)/cpu/intel/model_2065x/cache_as_ram.inc</span><br><span> romstage-y += ../car/romstage.c</span><br><span style="color: hsl(120, 100%, 40%);">+postcar-y += ../model_206ax/teardown_car.S</span><br><span>diff --git a/src/cpu/intel/model_2065x/cache_as_ram.inc b/src/cpu/intel/model_2065x/cache_as_ram.inc</span><br><span>index 6cc9958..45568a7 100644</span><br><span>--- a/src/cpu/intel/model_2065x/cache_as_ram.inc</span><br><span>+++ b/src/cpu/intel/model_2065x/cache_as_ram.inc</span><br><span>@@ -169,126 +169,7 @@</span><br><span>       post_code(0x29)</span><br><span>      /* Call romstage.c main function. */</span><br><span>         call    romstage_main</span><br><span style="color: hsl(0, 100%, 40%);">-   /* Save return value from romstage_main. It contains the stack to use</span><br><span style="color: hsl(0, 100%, 40%);">-    * after cache-as-ram is torn down. It also contains the information</span><br><span style="color: hsl(0, 100%, 40%);">-     * for setting up MTRRs. */</span><br><span style="color: hsl(0, 100%, 40%);">-     movl    %eax, %esp</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-      post_code(0x30)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Disable cache. */</span><br><span style="color: hsl(0, 100%, 40%);">-    movl    %cr0, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-      orl     $CR0_CacheDisable, %eax</span><br><span style="color: hsl(0, 100%, 40%);">- movl    %eax, %cr0</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-      post_code(0x31)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Disable MTRR. */</span><br><span style="color: hsl(0, 100%, 40%);">-     movl    $MTRR_DEF_TYPE_MSR, %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-        rdmsr</span><br><span style="color: hsl(0, 100%, 40%);">-   andl    $(~MTRR_DEF_TYPE_EN), %eax</span><br><span style="color: hsl(0, 100%, 40%);">-      wrmsr</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-   post_code(0x32)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Disable the no eviction run state */</span><br><span style="color: hsl(0, 100%, 40%);">- movl    $NoEvictMod_MSR, %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-   rdmsr</span><br><span style="color: hsl(0, 100%, 40%);">-   andl    $~2, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-       wrmsr</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-   invd</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Disable the no eviction mode */</span><br><span style="color: hsl(0, 100%, 40%);">-      rdmsr</span><br><span style="color: hsl(0, 100%, 40%);">-   andl    $~1, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-       wrmsr</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-   post_code(0x33)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Enable cache. */</span><br><span style="color: hsl(0, 100%, 40%);">-     movl    %cr0, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-      andl    $~(CR0_CacheDisable | CR0_NoWriteThrough), %eax</span><br><span style="color: hsl(0, 100%, 40%);">- movl    %eax, %cr0</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-      post_code(0x36)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Disable cache. */</span><br><span style="color: hsl(0, 100%, 40%);">-    movl    %cr0, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-      orl     $CR0_CacheDisable, %eax</span><br><span style="color: hsl(0, 100%, 40%);">- movl    %eax, %cr0</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-      post_code(0x38)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Clear all of the variable MTRRs. */</span><br><span style="color: hsl(0, 100%, 40%);">-  popl    %ebx</span><br><span style="color: hsl(0, 100%, 40%);">-    movl    $MTRR_PHYS_BASE(0), %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-        clr     %eax</span><br><span style="color: hsl(0, 100%, 40%);">-    clr     %edx</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-1:</span><br><span style="color: hsl(0, 100%, 40%);">-  testl   %ebx, %ebx</span><br><span style="color: hsl(0, 100%, 40%);">-      jz      1f</span><br><span style="color: hsl(0, 100%, 40%);">-      wrmsr                   /* Write MTRR base. */</span><br><span style="color: hsl(0, 100%, 40%);">-  inc     %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-    wrmsr                   /* Write MTRR mask. */</span><br><span style="color: hsl(0, 100%, 40%);">-  inc     %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-    dec     %ebx</span><br><span style="color: hsl(0, 100%, 40%);">-    jmp     1b</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-1:</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Get number of MTRRs. */</span><br><span style="color: hsl(0, 100%, 40%);">-      popl    %ebx</span><br><span style="color: hsl(0, 100%, 40%);">-    movl    $MTRR_PHYS_BASE(0), %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-2:</span><br><span style="color: hsl(0, 100%, 40%);">-      testl   %ebx, %ebx</span><br><span style="color: hsl(0, 100%, 40%);">-      jz      2f</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-      /* Low 32 bits of MTRR base. */</span><br><span style="color: hsl(0, 100%, 40%);">- popl    %eax</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Upper 32 bits of MTRR base. */</span><br><span style="color: hsl(0, 100%, 40%);">-       popl    %edx</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Write MTRR base. */</span><br><span style="color: hsl(0, 100%, 40%);">-  wrmsr</span><br><span style="color: hsl(0, 100%, 40%);">-   inc     %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Low 32 bits of MTRR mask. */</span><br><span style="color: hsl(0, 100%, 40%);">- popl    %eax</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Upper 32 bits of MTRR mask. */</span><br><span style="color: hsl(0, 100%, 40%);">-       popl    %edx</span><br><span style="color: hsl(0, 100%, 40%);">-    /* Write MTRR mask. */</span><br><span style="color: hsl(0, 100%, 40%);">-  wrmsr</span><br><span style="color: hsl(0, 100%, 40%);">-   inc     %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-    dec     %ebx</span><br><span style="color: hsl(0, 100%, 40%);">-    jmp     2b</span><br><span style="color: hsl(0, 100%, 40%);">-2:</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-    post_code(0x39)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* And enable cache again after setting MTRRs. */</span><br><span style="color: hsl(0, 100%, 40%);">-       movl    %cr0, %eax</span><br><span style="color: hsl(0, 100%, 40%);">-      andl    $~(CR0_CacheDisable | CR0_NoWriteThrough), %eax</span><br><span style="color: hsl(0, 100%, 40%);">- movl    %eax, %cr0</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-      post_code(0x3a)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Enable MTRR. */</span><br><span style="color: hsl(0, 100%, 40%);">-      movl    $MTRR_DEF_TYPE_MSR, %ecx</span><br><span style="color: hsl(0, 100%, 40%);">-        rdmsr</span><br><span style="color: hsl(0, 100%, 40%);">-   orl     $MTRR_DEF_TYPE_EN, %eax</span><br><span style="color: hsl(0, 100%, 40%);">- wrmsr</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-   post_code(0x3b)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">- /* Invalidate the cache again. */</span><br><span style="color: hsl(0, 100%, 40%);">-       invd</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-    post_code(0x3c)</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span style="color: hsl(0, 100%, 40%);">-__main:</span><br><span style="color: hsl(0, 100%, 40%);">-  post_code(POST_PREPARE_RAMSTAGE)</span><br><span style="color: hsl(0, 100%, 40%);">-        cld                     /* Clear direction flag. */</span><br><span style="color: hsl(0, 100%, 40%);">-     call    romstage_after_car</span><br><span style="color: hsl(120, 100%, 40%);">+    /* We don't return here */</span><br><span> </span><br><span> .Lhlt:</span><br><span>         post_code(POST_DEAD_CODE)</span><br><span>diff --git a/src/northbridge/intel/nehalem/Makefile.inc b/src/northbridge/intel/nehalem/Makefile.inc</span><br><span>index acb828c..6722621 100644</span><br><span>--- a/src/northbridge/intel/nehalem/Makefile.inc</span><br><span>+++ b/src/northbridge/intel/nehalem/Makefile.inc</span><br><span>@@ -29,4 +29,6 @@</span><br><span> </span><br><span> smm-$(CONFIG_HAVE_SMI_HANDLER) += finalize.c</span><br><span> </span><br><span style="color: hsl(120, 100%, 40%);">+postcar-y += ram_calc.c</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span> endif</span><br><span>diff --git a/src/northbridge/intel/nehalem/ram_calc.c b/src/northbridge/intel/nehalem/ram_calc.c</span><br><span>index 37c1ed3..b9f2171 100644</span><br><span>--- a/src/northbridge/intel/nehalem/ram_calc.c</span><br><span>+++ b/src/northbridge/intel/nehalem/ram_calc.c</span><br><span>@@ -37,8 +37,6 @@</span><br><span>      return (void *) smm_region_start();</span><br><span> }</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-#define ROMSTAGE_RAM_STACK_SIZE 0x5000</span><br><span style="color: hsl(0, 100%, 40%);">-</span><br><span> /* setup_stack_and_mtrrs() determines the stack to use after</span><br><span>  * cache-as-ram is torn down as well as the MTRR settings to use. */</span><br><span> void *setup_stack_and_mtrrs(void)</span><br><span>@@ -46,7 +44,7 @@</span><br><span>  struct postcar_frame pcf;</span><br><span>    uintptr_t top_of_ram;</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-       if (postcar_frame_init(&pcf, ROMSTAGE_RAM_STACK_SIZE))</span><br><span style="color: hsl(120, 100%, 40%);">+    if (postcar_frame_init(&pcf, 1*KiB))</span><br><span>             die("Unable to initialize postcar frame.\n");</span><br><span> </span><br><span>  /* Cache the ROM as WP just below 4GiB. */</span><br><span>@@ -64,8 +62,8 @@</span><br><span>       postcar_frame_add_mtrr(&pcf, top_of_ram - 8*MiB, 8*MiB, MTRR_TYPE_WRBACK);</span><br><span>       postcar_frame_add_mtrr(&pcf, top_of_ram, 8*MiB, MTRR_TYPE_WRBACK);</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-      /* Save the number of MTRRs to setup. Return the stack location</span><br><span style="color: hsl(0, 100%, 40%);">-  * pointing to the number of MTRRs.</span><br><span style="color: hsl(0, 100%, 40%);">-      */</span><br><span style="color: hsl(0, 100%, 40%);">-     return postcar_commit_mtrrs(&pcf);</span><br><span style="color: hsl(120, 100%, 40%);">+        run_postcar_phase(&pcf);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+        /* We don't return here */</span><br><span style="color: hsl(120, 100%, 40%);">+        return NULL;</span><br><span> }</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/26718">change 26718</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/26718"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I9a81ee6a9f39ced3d33f1caf9c2da43776012775 </div>
<div style="display:none"> Gerrit-Change-Number: 26718 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Arthur Heymans <arthur@aheymans.xyz> </div>