<p>Martin Roth has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/26124">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">southbridge/intel/bd82x6x: Remove unused argument from ACPI method<br><br>The method POSC was only using 2 of the 3 arguments passed in to it.<br>Remove the unused argument.<br><br>Change-Id: I6bbc2a034c79581fd338276eea56aac6d1affa58<br>Signed-off-by: Martin Roth <martinroth@google.com><br>---<br>M src/southbridge/intel/bd82x6x/acpi/pch.asl<br>M src/southbridge/intel/bd82x6x/acpi/usb.asl<br>2 files changed, 16 insertions(+), 5 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/24/26124/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/southbridge/intel/bd82x6x/acpi/pch.asl b/src/southbridge/intel/bd82x6x/acpi/pch.asl</span><br><span>index cfa27d2..d74481b 100644</span><br><span>--- a/src/southbridge/intel/bd82x6x/acpi/pch.asl</span><br><span>+++ b/src/southbridge/intel/bd82x6x/acpi/pch.asl</span><br><span>@@ -254,10 +254,16 @@</span><br><span> </span><br><span> Method (_OSC, 4)</span><br><span> {</span><br><span style="color: hsl(120, 100%, 40%);">+   /*</span><br><span style="color: hsl(120, 100%, 40%);">+     * Arg0 – A Buffer containing a UUID</span><br><span style="color: hsl(120, 100%, 40%);">+         * Arg1 – An Integer containing a Revision ID of the buffer format</span><br><span style="color: hsl(120, 100%, 40%);">+   * Arg2 – An Integer containing a count of entries in Arg3</span><br><span style="color: hsl(120, 100%, 40%);">+   * Arg3 – A Buffer containing a list of DWORD capabilities</span><br><span style="color: hsl(120, 100%, 40%);">+   */</span><br><span>  /* Check for XHCI */</span><br><span>         If (LEqual (Arg0, ToUUID("7c9512a9-1705-4cb4-af7d-506a2423ab71")))</span><br><span>         {</span><br><span style="color: hsl(0, 100%, 40%);">-               Return (^XHC.POSC(Arg1, Arg2, Arg3))</span><br><span style="color: hsl(120, 100%, 40%);">+          Return (^XHC.POSC(Arg2, Arg3))</span><br><span>       }</span><br><span> </span><br><span>        /* Check for PCIe */</span><br><span>diff --git a/src/southbridge/intel/bd82x6x/acpi/usb.asl b/src/southbridge/intel/bd82x6x/acpi/usb.asl</span><br><span>index 5f78e3e..e1e3673 100644</span><br><span>--- a/src/southbridge/intel/bd82x6x/acpi/usb.asl</span><br><span>+++ b/src/southbridge/intel/bd82x6x/acpi/usb.asl</span><br><span>@@ -140,13 +140,18 @@</span><br><span> </span><br><span>        Name (_PRW, Package(){ 13, 4 }) // Power Resources for Wake</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">- Method(POSC,3,Serialized)</span><br><span style="color: hsl(120, 100%, 40%);">+     Method(POSC,2,Serialized)</span><br><span>    {</span><br><span style="color: hsl(120, 100%, 40%);">+     /*</span><br><span style="color: hsl(120, 100%, 40%);">+     * Arg0 – An Integer containing a count of entries in Arg3</span><br><span style="color: hsl(120, 100%, 40%);">+   * Arg1 – A Buffer containing a list of DWORD capabilities</span><br><span style="color: hsl(120, 100%, 40%);">+   */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span>                // Create DWord field from the Capabilities Buffer</span><br><span style="color: hsl(0, 100%, 40%);">-              CreateDWordField(Arg2,0,CDW1)</span><br><span style="color: hsl(120, 100%, 40%);">+         CreateDWordField(Arg1,0,CDW1)</span><br><span> </span><br><span>            // Check revision</span><br><span style="color: hsl(0, 100%, 40%);">-               If(LNotEqual(Arg1,One)) {</span><br><span style="color: hsl(120, 100%, 40%);">+             If(LNotEqual(Arg0,One)) {</span><br><span>                    // Set unknown revision bit</span><br><span>                  Or(CDW1,0x8,CDW1)</span><br><span>            }</span><br><span>@@ -179,7 +184,7 @@</span><br><span>                      And(X2PR, 0xFFFFFFF0, Local0)</span><br><span>                        Or(Local0, Local1, X2PR)</span><br><span>             }</span><br><span style="color: hsl(0, 100%, 40%);">-               Return(Arg2)</span><br><span style="color: hsl(120, 100%, 40%);">+          Return(Arg1)</span><br><span>         }</span><br><span> </span><br><span>        // Leave USB ports on for to allow Wake from USB</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/26124">change 26124</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/26124"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I6bbc2a034c79581fd338276eea56aac6d1affa58 </div>
<div style="display:none"> Gerrit-Change-Number: 26124 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Martin Roth <martinroth@google.com> </div>