<p>Angel Pons has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/25912">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">gigabyte/ga-h61m-s2pv: Add new mainboard<br><br>Tested with GRUB 2.02 as a payload, booting Arch Linux with<br>latest kernel This code is based on the output of autoport,<br>as well as existing ga-b75m-d3h and ga-b75m-d3v mainboards.<br><br>Working:<br> - Serial port I/O<br> - S3 suspend/resume (broken with SeaBIOS 1.11.1)<br> - USB<br> - Gigabit Ethernet<br> - Integrated graphics<br> - PCIe x16 graphics<br> - PCIe x1<br> - SATA<br> - Hardware Monitor<br> - Fan Control (fancontrol on linux)<br> - Native raminit (4+2GB, 2+2GB, DDR3-1333)<br> - Native graphics init with libgfxinit<br> - flashrom, using the internal programmer. Tested with coreboot,<br>   as well as with the vendor firmware. Backup chip is untested.<br> - NVRAM settings. Only `gfx_uma_size` and `debug_level` have been<br>   tested with values different from the default.<br><br>Untested:<br> - VGA BIOS for graphics init<br> - PS/2 ports<br> - Audio: Only rear output has been tested<br> - EHCI debug.<br> - Parallel port<br> - Non-Linux OSes<br> - PCI ports<br><br>Not working:<br> - Nothing that I can think of.<br><br>Change-Id: I598a0b75093a0f1aef2ac615035d66786a8c22cb<br>Signed-off-by: Angel Pons <th3fanbus@gmail.com><br>---<br>A src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig<br>A src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig.name<br>A src/mainboard/gigabyte/ga-h61m-s2pv/Makefile.inc<br>A src/mainboard/gigabyte/ga-h61m-s2pv/acpi/ec.asl<br>A src/mainboard/gigabyte/ga-h61m-s2pv/acpi/mainboard.asl<br>A src/mainboard/gigabyte/ga-h61m-s2pv/acpi/platform.asl<br>A src/mainboard/gigabyte/ga-h61m-s2pv/acpi/superio.asl<br>A src/mainboard/gigabyte/ga-h61m-s2pv/acpi/thermal.asl<br>A src/mainboard/gigabyte/ga-h61m-s2pv/acpi_tables.c<br>A src/mainboard/gigabyte/ga-h61m-s2pv/board_info.txt<br>A src/mainboard/gigabyte/ga-h61m-s2pv/cmos.default<br>A src/mainboard/gigabyte/ga-h61m-s2pv/cmos.layout<br>A src/mainboard/gigabyte/ga-h61m-s2pv/devicetree.cb<br>A src/mainboard/gigabyte/ga-h61m-s2pv/dsdt.asl<br>A src/mainboard/gigabyte/ga-h61m-s2pv/gma-mainboard.ads<br>A src/mainboard/gigabyte/ga-h61m-s2pv/gpio.c<br>A src/mainboard/gigabyte/ga-h61m-s2pv/hda_verb.c<br>A src/mainboard/gigabyte/ga-h61m-s2pv/mainboard.c<br>A src/mainboard/gigabyte/ga-h61m-s2pv/romstage.c<br>19 files changed, 1,057 insertions(+), 0 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/12/25912/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig b/src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig</span><br><span>new file mode 100644</span><br><span>index 0000000..d6642a4</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig</span><br><span>@@ -0,0 +1,78 @@</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+## it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+## the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+## but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+## GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+if BOARD_GIGABYTE_GA_H61M_S2PV</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config BOARD_SPECIFIC_OPTIONS</span><br><span style="color: hsl(120, 100%, 40%);">+      def_bool y</span><br><span style="color: hsl(120, 100%, 40%);">+    select BOARD_ROMSIZE_KB_4096</span><br><span style="color: hsl(120, 100%, 40%);">+  select CPU_INTEL_SOCKET_LGA1155</span><br><span style="color: hsl(120, 100%, 40%);">+       select HAVE_ACPI_RESUME</span><br><span style="color: hsl(120, 100%, 40%);">+       select HAVE_ACPI_TABLES</span><br><span style="color: hsl(120, 100%, 40%);">+       select INTEL_INT15</span><br><span style="color: hsl(120, 100%, 40%);">+    select NORTHBRIDGE_INTEL_SANDYBRIDGE</span><br><span style="color: hsl(120, 100%, 40%);">+  select SERIRQ_CONTINUOUS_MODE</span><br><span style="color: hsl(120, 100%, 40%);">+ select SOUTHBRIDGE_INTEL_BD82X6X</span><br><span style="color: hsl(120, 100%, 40%);">+      select USE_NATIVE_RAMINIT</span><br><span style="color: hsl(120, 100%, 40%);">+     select SUPERIO_ITE_IT8728F</span><br><span style="color: hsl(120, 100%, 40%);">+    select MAINBOARD_HAS_LIBGFXINIT</span><br><span style="color: hsl(120, 100%, 40%);">+       select HAVE_OPTION_TABLE</span><br><span style="color: hsl(120, 100%, 40%);">+      select HAVE_CMOS_DEFAULT</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config HAVE_IFD_BIN</span><br><span style="color: hsl(120, 100%, 40%);">+       bool</span><br><span style="color: hsl(120, 100%, 40%);">+  default n</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config HAVE_ME_BIN</span><br><span style="color: hsl(120, 100%, 40%);">+       bool</span><br><span style="color: hsl(120, 100%, 40%);">+  default n</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_DIR</span><br><span style="color: hsl(120, 100%, 40%);">+     string</span><br><span style="color: hsl(120, 100%, 40%);">+        default "gigabyte/ga-h61m-s2pv"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_PART_NUMBER</span><br><span style="color: hsl(120, 100%, 40%);">+     string</span><br><span style="color: hsl(120, 100%, 40%);">+        default "GA-H61M-S2PV"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config VGA_BIOS_FILE</span><br><span style="color: hsl(120, 100%, 40%);">+      string</span><br><span style="color: hsl(120, 100%, 40%);">+        default "pci8086,0102.rom"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config VGA_BIOS_ID</span><br><span style="color: hsl(120, 100%, 40%);">+    string</span><br><span style="color: hsl(120, 100%, 40%);">+        default "8086,0102"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID</span><br><span style="color: hsl(120, 100%, 40%);">+     hex</span><br><span style="color: hsl(120, 100%, 40%);">+   default 0x5001</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID</span><br><span style="color: hsl(120, 100%, 40%);">+    hex</span><br><span style="color: hsl(120, 100%, 40%);">+   default 0x1458</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config DRAM_RESET_GATE_GPIO # FIXME: check this</span><br><span style="color: hsl(120, 100%, 40%);">+     int</span><br><span style="color: hsl(120, 100%, 40%);">+   default 60</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAX_CPUS</span><br><span style="color: hsl(120, 100%, 40%);">+ int</span><br><span style="color: hsl(120, 100%, 40%);">+   default 8</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config USBDEBUG_HCD_INDEX # FIXME: check this</span><br><span style="color: hsl(120, 100%, 40%);">+    int</span><br><span style="color: hsl(120, 100%, 40%);">+   default 2</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+endif # BOARD_GIGABYTE_GA_H61M_S2PV</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig.name b/src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig.name</span><br><span>new file mode 100644</span><br><span>index 0000000..04da3f0</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/Kconfig.name</span><br><span>@@ -0,0 +1,2 @@</span><br><span style="color: hsl(120, 100%, 40%);">+config BOARD_GIGABYTE_GA_H61M_S2PV</span><br><span style="color: hsl(120, 100%, 40%);">+    bool "GA-H61M-S2PV"</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/Makefile.inc b/src/mainboard/gigabyte/ga-h61m-s2pv/Makefile.inc</span><br><span>new file mode 100644</span><br><span>index 0000000..ea035d3</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/Makefile.inc</span><br><span>@@ -0,0 +1,3 @@</span><br><span style="color: hsl(120, 100%, 40%);">+romstage-y += gpio.c</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+ramstage-$(CONFIG_MAINBOARD_USE_LIBGFXINIT) += gma-mainboard.ads</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/ec.asl b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/ec.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..e69de29</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/ec.asl</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/mainboard.asl b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/mainboard.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..34de86f</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/mainboard.asl</span><br><span>@@ -0,0 +1,23 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2011 Google Inc.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or</span><br><span style="color: hsl(120, 100%, 40%);">+ * modify it under the terms of the GNU General Public License as</span><br><span style="color: hsl(120, 100%, 40%);">+ * published by the Free Software Foundation; version 2 of</span><br><span style="color: hsl(120, 100%, 40%);">+ * the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+Scope (\_SB)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+ Device (PWRB)</span><br><span style="color: hsl(120, 100%, 40%);">+ {</span><br><span style="color: hsl(120, 100%, 40%);">+             Name (_HID, EisaId("PNP0C0C"))</span><br><span style="color: hsl(120, 100%, 40%);">+      }</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/platform.asl b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/platform.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..d8d3320</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/platform.asl</span><br><span>@@ -0,0 +1,29 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2012 The Chromium OS Authors. All rights reserved.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* The _PTS method (Prepare To Sleep) is called before the OS is</span><br><span style="color: hsl(120, 100%, 40%);">+ * entering a sleep state. The sleep state number is passed in Arg0</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+Method(_PTS,1)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* The _WAK method is called on system wakeup */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+Method(_WAK,1)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+    Return(Package(){0,0})</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/superio.asl b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/superio.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..050846d</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/superio.asl</span><br><span>@@ -0,0 +1,21 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2012 The ChromiumOS Authors.  All rights reserved.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* mainboard configuration */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define SIO_EC_ENABLE_PS2K       // Enable PS/2 Keyboard</span><br><span style="color: hsl(120, 100%, 40%);">+#define SIO_ENABLE_PS2M          // Enable PS/2 Mouse</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <drivers/pc80/pc/ps2_controller.asl></span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/thermal.asl b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/thermal.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..c2bc80c</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi/thermal.asl</span><br><span>@@ -0,0 +1,61 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2011 The Chromium OS Authors. All rights reserved.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+// Thermal Zone</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+Scope (\_TZ)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+    ThermalZone (THRM)</span><br><span style="color: hsl(120, 100%, 40%);">+    {</span><br><span style="color: hsl(120, 100%, 40%);">+             Name (_TC1, 0x02)</span><br><span style="color: hsl(120, 100%, 40%);">+             Name (_TC2, 0x03)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+           // Thermal zone polling frequency: 10 seconds</span><br><span style="color: hsl(120, 100%, 40%);">+         Name (_TZP, 100)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+            // Thermal sampling period for passive cooling: 10 seconds</span><br><span style="color: hsl(120, 100%, 40%);">+            Name (_TSP, 100)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+            // Convert from Degrees C to 1/10 Kelvin for ACPI</span><br><span style="color: hsl(120, 100%, 40%);">+             Method (CTOK, 1)</span><br><span style="color: hsl(120, 100%, 40%);">+              {</span><br><span style="color: hsl(120, 100%, 40%);">+                     // 10th of Degrees C</span><br><span style="color: hsl(120, 100%, 40%);">+                  Multiply (Arg0, 10, Local0)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+                 // Convert to Kelvin</span><br><span style="color: hsl(120, 100%, 40%);">+                  Add (Local0, 2732, Local0)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+                  Return (Local0)</span><br><span style="color: hsl(120, 100%, 40%);">+               }</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+           // Threshold for OS to shutdown</span><br><span style="color: hsl(120, 100%, 40%);">+               Method (_CRT, 0, Serialized)</span><br><span style="color: hsl(120, 100%, 40%);">+          {</span><br><span style="color: hsl(120, 100%, 40%);">+                     Return (CTOK (\TCRT))</span><br><span style="color: hsl(120, 100%, 40%);">+         }</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+           // Threshold for passive cooling</span><br><span style="color: hsl(120, 100%, 40%);">+              Method (_PSV, 0, Serialized)</span><br><span style="color: hsl(120, 100%, 40%);">+          {</span><br><span style="color: hsl(120, 100%, 40%);">+                     Return (CTOK (\TPSV))</span><br><span style="color: hsl(120, 100%, 40%);">+         }</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+           // Processors used for passive cooling</span><br><span style="color: hsl(120, 100%, 40%);">+                Method (_PSL, 0, Serialized)</span><br><span style="color: hsl(120, 100%, 40%);">+          {</span><br><span style="color: hsl(120, 100%, 40%);">+                     Return (\PPKG ())</span><br><span style="color: hsl(120, 100%, 40%);">+             }</span><br><span style="color: hsl(120, 100%, 40%);">+     }</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/acpi_tables.c b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi_tables.c</span><br><span>new file mode 100644</span><br><span>index 0000000..b06b102</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/acpi_tables.c</span><br><span>@@ -0,0 +1,45 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <types.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <string.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <cbmem.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <console/console.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/acpi.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/ioapic.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/acpigen.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/smp/mpspec.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/device.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/pci.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/pci_ids.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/bd82x6x/pch.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/bd82x6x/nvs.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void acpi_create_gnvs(global_nvs_t *gnvs)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+    memset((void *)gnvs, 0, sizeof(*gnvs));</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     /* Disable USB ports in S3 by default */</span><br><span style="color: hsl(120, 100%, 40%);">+      gnvs->s3u0 = 0;</span><br><span style="color: hsl(120, 100%, 40%);">+    gnvs->s3u1 = 0;</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+  /* Disable USB ports in S5 by default */</span><br><span style="color: hsl(120, 100%, 40%);">+      gnvs->s5u0 = 0;</span><br><span style="color: hsl(120, 100%, 40%);">+    gnvs->s5u1 = 0;</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+  // the lid is open by default.</span><br><span style="color: hsl(120, 100%, 40%);">+        gnvs->lids = 1;</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/board_info.txt b/src/mainboard/gigabyte/ga-h61m-s2pv/board_info.txt</span><br><span>new file mode 100644</span><br><span>index 0000000..8324b69</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/board_info.txt</span><br><span>@@ -0,0 +1,6 @@</span><br><span style="color: hsl(120, 100%, 40%);">+Category: desktop</span><br><span style="color: hsl(120, 100%, 40%);">+Board URL: https://www.gigabyte.com/Motherboard/GA-H61M-S2PV-rev-23#ov</span><br><span style="color: hsl(120, 100%, 40%);">+ROM package: SOIC-8</span><br><span style="color: hsl(120, 100%, 40%);">+ROM protocol: SPI</span><br><span style="color: hsl(120, 100%, 40%);">+ROM socketed: n</span><br><span style="color: hsl(120, 100%, 40%);">+Flashrom support: n</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/cmos.default b/src/mainboard/gigabyte/ga-h61m-s2pv/cmos.default</span><br><span>new file mode 100644</span><br><span>index 0000000..a313f68</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/cmos.default</span><br><span>@@ -0,0 +1,7 @@</span><br><span style="color: hsl(120, 100%, 40%);">+boot_option=Fallback</span><br><span style="color: hsl(120, 100%, 40%);">+debug_level=Spew</span><br><span style="color: hsl(120, 100%, 40%);">+power_on_after_fail=Enable</span><br><span style="color: hsl(120, 100%, 40%);">+nmi=Enable</span><br><span style="color: hsl(120, 100%, 40%);">+volume=0x3</span><br><span style="color: hsl(120, 100%, 40%);">+sata_mode=AHCI</span><br><span style="color: hsl(120, 100%, 40%);">+hyper_threading=Enable</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/cmos.layout b/src/mainboard/gigabyte/ga-h61m-s2pv/cmos.layout</span><br><span>new file mode 100644</span><br><span>index 0000000..7c72c4b</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/cmos.layout</span><br><span>@@ -0,0 +1,117 @@</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2007-2008 coresystems GmbH</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2014 Vladimir Serbinenko</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+## it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+## the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+## but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+## GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+entries</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register A</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register B</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register C</span><br><span style="color: hsl(120, 100%, 40%);">+#96           4       r       0        status_c_rsvd</span><br><span style="color: hsl(120, 100%, 40%);">+#100          1       r       0        uf_flag</span><br><span style="color: hsl(120, 100%, 40%);">+#101          1       r       0        af_flag</span><br><span style="color: hsl(120, 100%, 40%);">+#102          1       r       0        pf_flag</span><br><span style="color: hsl(120, 100%, 40%);">+#103          1       r       0        irqf_flag</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register D</span><br><span style="color: hsl(120, 100%, 40%);">+#104          7       r       0        status_d_rsvd</span><br><span style="color: hsl(120, 100%, 40%);">+#111          1       r       0        valid_cmos_ram</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Diagnostic Status Register</span><br><span style="color: hsl(120, 100%, 40%);">+#112          8       r       0        diag_rsvd1</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+0          120       r       0        reserved_memory</span><br><span style="color: hsl(120, 100%, 40%);">+#120        264       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# RTC_BOOT_BYTE (coreboot hardcoded)</span><br><span style="color: hsl(120, 100%, 40%);">+384          1       e       4        boot_option</span><br><span style="color: hsl(120, 100%, 40%);">+388          4       h       0        reboot_counter</span><br><span style="color: hsl(120, 100%, 40%);">+#390          2       r       0        unused?</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: console</span><br><span style="color: hsl(120, 100%, 40%);">+#392          3       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+395          4       e       6        debug_level</span><br><span style="color: hsl(120, 100%, 40%);">+#399          1       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+400          8       h       0        volume</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: southbridge</span><br><span style="color: hsl(120, 100%, 40%);">+408          1       e       1        nmi</span><br><span style="color: hsl(120, 100%, 40%);">+409          2       e       7        power_on_after_fail</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#411       10       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+421         1       e       9        sata_mode</span><br><span style="color: hsl(120, 100%, 40%);">+#422       2       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: cpu</span><br><span style="color: hsl(120, 100%, 40%);">+424          1       e       2        hyper_threading</span><br><span style="color: hsl(120, 100%, 40%);">+#425        7       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: northbridge</span><br><span style="color: hsl(120, 100%, 40%);">+432         3        e      11        gfx_uma_size</span><br><span style="color: hsl(120, 100%, 40%);">+#435        549       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# SandyBridge MRC Scrambler Seed values</span><br><span style="color: hsl(120, 100%, 40%);">+896         32        r       0        mrc_scrambler_seed</span><br><span style="color: hsl(120, 100%, 40%);">+928         32        r       0        mrc_scrambler_seed_s3</span><br><span style="color: hsl(120, 100%, 40%);">+960         16        r       0        mrc_scrambler_seed_chk</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: check sums</span><br><span style="color: hsl(120, 100%, 40%);">+984         16       h       0        check_sum</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+enumerations</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#ID value   text</span><br><span style="color: hsl(120, 100%, 40%);">+1     0     Disable</span><br><span style="color: hsl(120, 100%, 40%);">+1     1     Enable</span><br><span style="color: hsl(120, 100%, 40%);">+2     0     Enable</span><br><span style="color: hsl(120, 100%, 40%);">+2     1     Disable</span><br><span style="color: hsl(120, 100%, 40%);">+4     0     Fallback</span><br><span style="color: hsl(120, 100%, 40%);">+4     1     Normal</span><br><span style="color: hsl(120, 100%, 40%);">+6     0     Emergency</span><br><span style="color: hsl(120, 100%, 40%);">+6     1     Alert</span><br><span style="color: hsl(120, 100%, 40%);">+6     2     Critical</span><br><span style="color: hsl(120, 100%, 40%);">+6     3     Error</span><br><span style="color: hsl(120, 100%, 40%);">+6     4     Warning</span><br><span style="color: hsl(120, 100%, 40%);">+6     5     Notice</span><br><span style="color: hsl(120, 100%, 40%);">+6     6     Info</span><br><span style="color: hsl(120, 100%, 40%);">+6     7     Debug</span><br><span style="color: hsl(120, 100%, 40%);">+6     8     Spew</span><br><span style="color: hsl(120, 100%, 40%);">+7     0     Disable</span><br><span style="color: hsl(120, 100%, 40%);">+7     1     Enable</span><br><span style="color: hsl(120, 100%, 40%);">+7     2     Keep</span><br><span style="color: hsl(120, 100%, 40%);">+9     0     AHCI</span><br><span style="color: hsl(120, 100%, 40%);">+9     1     IDE</span><br><span style="color: hsl(120, 100%, 40%);">+11    0     32M</span><br><span style="color: hsl(120, 100%, 40%);">+11    1     64M</span><br><span style="color: hsl(120, 100%, 40%);">+11    2      96M</span><br><span style="color: hsl(120, 100%, 40%);">+11    3            128M</span><br><span style="color: hsl(120, 100%, 40%);">+11    4           160M</span><br><span style="color: hsl(120, 100%, 40%);">+11    5           192M</span><br><span style="color: hsl(120, 100%, 40%);">+11    6           224M</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+checksums</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+checksum 392 415 984</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/devicetree.cb b/src/mainboard/gigabyte/ga-h61m-s2pv/devicetree.cb</span><br><span>new file mode 100644</span><br><span>index 0000000..6d5af73</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/devicetree.cb</span><br><span>@@ -0,0 +1,149 @@</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+## it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+## the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+## but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+## GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+chip northbridge/intel/sandybridge # FIXME: check gfx.ndid and gfx.did</span><br><span style="color: hsl(120, 100%, 40%);">+      register "gfx.did" = "{ 0x80000100, 0x80000240, 0x80000410, 0x80000410, 0x00000005 }"</span><br><span style="color: hsl(120, 100%, 40%);">+     register "gfx.link_frequency_270_mhz" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+       register "gfx.ndid" = "3"</span><br><span style="color: hsl(120, 100%, 40%);">+ register "gfx.use_spread_spectrum_clock" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+    register "gpu_dp_b_hotplug" = "4"</span><br><span style="color: hsl(120, 100%, 40%);">+ register "gpu_dp_c_hotplug" = "4"</span><br><span style="color: hsl(120, 100%, 40%);">+ register "gpu_dp_d_hotplug" = "4"</span><br><span style="color: hsl(120, 100%, 40%);">+ register "gpu_panel_port_select" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+    device cpu_cluster 0x0 on</span><br><span style="color: hsl(120, 100%, 40%);">+             chip cpu/intel/socket_LGA1155</span><br><span style="color: hsl(120, 100%, 40%);">+                 device lapic 0x0 on</span><br><span style="color: hsl(120, 100%, 40%);">+                   end</span><br><span style="color: hsl(120, 100%, 40%);">+           end</span><br><span style="color: hsl(120, 100%, 40%);">+           chip cpu/intel/model_206ax</span><br><span style="color: hsl(120, 100%, 40%);">+                    register "c1_acpower" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c1_battery" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c2_acpower" = "3"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c2_battery" = "3"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c3_acpower" = "5"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c3_battery" = "5"</span><br><span style="color: hsl(120, 100%, 40%);">+                       device lapic 0xacac off</span><br><span style="color: hsl(120, 100%, 40%);">+                       end</span><br><span style="color: hsl(120, 100%, 40%);">+           end</span><br><span style="color: hsl(120, 100%, 40%);">+   end</span><br><span style="color: hsl(120, 100%, 40%);">+   device domain 0x0 on</span><br><span style="color: hsl(120, 100%, 40%);">+          chip southbridge/intel/bd82x6x # Intel Series 6 Cougar Point PCH</span><br><span style="color: hsl(120, 100%, 40%);">+                      register "c2_latency" = "0x0065"</span><br><span style="color: hsl(120, 100%, 40%);">+                  register "docking_supported" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+                        register "gen1_dec" = "0x003c0a01"</span><br><span style="color: hsl(120, 100%, 40%);">+                        register "p_cnt_throttling_supported" = "0"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "pcie_hotplug_map" = "{ 0, 0, 0, 0, 0, 0, 0, 0 }"</span><br><span style="color: hsl(120, 100%, 40%);">+                        register "pcie_port_coalesce" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "sata_interface_speed_support" = "0x3"</span><br><span style="color: hsl(120, 100%, 40%);">+                   register "sata_port_map" = "0x33"</span><br><span style="color: hsl(120, 100%, 40%);">+                 register "spi_lvscc" = "0x2005"</span><br><span style="color: hsl(120, 100%, 40%);">+                   register "spi_uvscc" = "0x2005"</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 16.0 on # Management Engine Interface 1</span><br><span style="color: hsl(120, 100%, 40%);">+                            subsystemid 0x1458 0x1c3a</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 16.1 off # Management Engine Interface 2</span><br><span style="color: hsl(120, 100%, 40%);">+                   end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 16.2 off # Management Engine IDE-R</span><br><span style="color: hsl(120, 100%, 40%);">+                 end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 16.3 off # Management Engine KT</span><br><span style="color: hsl(120, 100%, 40%);">+                    end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 19.0 off # Intel Gigabit Ethernet</span><br><span style="color: hsl(120, 100%, 40%);">+                  end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1a.0 on # USB2 EHCI #2</span><br><span style="color: hsl(120, 100%, 40%);">+                             subsystemid 0x1458 0x5006</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1b.0 on # High Definition Audio Audio controller</span><br><span style="color: hsl(120, 100%, 40%);">+                           subsystemid 0x1458 0xa002</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.0 on # PCIe Port #1</span><br><span style="color: hsl(120, 100%, 40%);">+                             subsystemid 0x1458 0x5001</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.1 off # PCIe Port #2</span><br><span style="color: hsl(120, 100%, 40%);">+                    end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.2 off # PCIe Port #3</span><br><span style="color: hsl(120, 100%, 40%);">+                    end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.3 off # PCIe Port #4</span><br><span style="color: hsl(120, 100%, 40%);">+                    end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.4 on # PCIe Port #5</span><br><span style="color: hsl(120, 100%, 40%);">+                             subsystemid 0x1458 0x5001</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.5 on # PCIe Port #6</span><br><span style="color: hsl(120, 100%, 40%);">+                             subsystemid 0x1458 0x5001</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.6 off # PCIe Port #7</span><br><span style="color: hsl(120, 100%, 40%);">+                    end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.7 off # PCIe Port #8</span><br><span style="color: hsl(120, 100%, 40%);">+                    end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1d.0 on # USB2 EHCI #1</span><br><span style="color: hsl(120, 100%, 40%);">+                             subsystemid 0x1458 0x5006</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1e.0 off # PCI bridge</span><br><span style="color: hsl(120, 100%, 40%);">+                      end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.0 on # LPC bridge PCI-LPC bridge</span><br><span style="color: hsl(120, 100%, 40%);">+                                subsystemid 0x1458 0x5001</span><br><span style="color: hsl(120, 100%, 40%);">+                             chip superio/ite/it8728f</span><br><span style="color: hsl(120, 100%, 40%);">+                                      device pnp 2e.0 off end # FDC</span><br><span style="color: hsl(120, 100%, 40%);">+                                 device pnp 2e.1 on # Serial Port 1</span><br><span style="color: hsl(120, 100%, 40%);">+                                            io 0x60 = 0x3f8</span><br><span style="color: hsl(120, 100%, 40%);">+                                               irq 0x70 = 4</span><br><span style="color: hsl(120, 100%, 40%);">+                                  end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.2 on</span><br><span style="color: hsl(120, 100%, 40%);">+                                            io 0x60 = 0x2f8</span><br><span style="color: hsl(120, 100%, 40%);">+                                               irq 0x70 = 3</span><br><span style="color: hsl(120, 100%, 40%);">+                                  end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.3 on</span><br><span style="color: hsl(120, 100%, 40%);">+                                            io 0x60 = 0x378</span><br><span style="color: hsl(120, 100%, 40%);">+                                               irq 0x70 = 7</span><br><span style="color: hsl(120, 100%, 40%);">+                                          drq 0x74 = 4</span><br><span style="color: hsl(120, 100%, 40%);">+                                  end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.4 on # EC</span><br><span style="color: hsl(120, 100%, 40%);">+                                               io 0x60 = 0xa30</span><br><span style="color: hsl(120, 100%, 40%);">+                                               irq 0x70 = 9</span><br><span style="color: hsl(120, 100%, 40%);">+                                          io 0x62 = 0xa20</span><br><span style="color: hsl(120, 100%, 40%);">+                                       end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.5 on # Keyboard</span><br><span style="color: hsl(120, 100%, 40%);">+                                         io 0x60 = 0x60</span><br><span style="color: hsl(120, 100%, 40%);">+                                                irq 0x70 = 1</span><br><span style="color: hsl(120, 100%, 40%);">+                                          io 0x62 = 0x64</span><br><span style="color: hsl(120, 100%, 40%);">+                                        end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.6 on # Mouse</span><br><span style="color: hsl(120, 100%, 40%);">+                                            irq 0x70 = 12</span><br><span style="color: hsl(120, 100%, 40%);">+                                 end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.7 off end # GPIO</span><br><span style="color: hsl(120, 100%, 40%);">+                                        device pnp 2e.a off end # IR</span><br><span style="color: hsl(120, 100%, 40%);">+                          end</span><br><span style="color: hsl(120, 100%, 40%);">+                   end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.2 on # SATA Controller 1</span><br><span style="color: hsl(120, 100%, 40%);">+                                subsystemid 0x1458 0xb005</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.3 on # SMBus</span><br><span style="color: hsl(120, 100%, 40%);">+                            subsystemid 0x1458 0x5001</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.5 off # SATA Controller 2</span><br><span style="color: hsl(120, 100%, 40%);">+                       end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.6 off # Thermal</span><br><span style="color: hsl(120, 100%, 40%);">+                 end</span><br><span style="color: hsl(120, 100%, 40%);">+           end</span><br><span style="color: hsl(120, 100%, 40%);">+           device pci 00.0 on # Host bridge Host bridge</span><br><span style="color: hsl(120, 100%, 40%);">+                  subsystemid 0x1458 0x5000</span><br><span style="color: hsl(120, 100%, 40%);">+             end</span><br><span style="color: hsl(120, 100%, 40%);">+           device pci 01.0 on # PCIe Bridge for discrete graphics Unsupported PCI device 8086:0101</span><br><span style="color: hsl(120, 100%, 40%);">+                       subsystemid 0x1458 0x5000</span><br><span style="color: hsl(120, 100%, 40%);">+             end</span><br><span style="color: hsl(120, 100%, 40%);">+           device pci 02.0 on # Internal graphics VGA controller</span><br><span style="color: hsl(120, 100%, 40%);">+                 subsystemid 0x1458 0xd000</span><br><span style="color: hsl(120, 100%, 40%);">+             end</span><br><span style="color: hsl(120, 100%, 40%);">+   end</span><br><span style="color: hsl(120, 100%, 40%);">+end</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/dsdt.asl b/src/mainboard/gigabyte/ga-h61m-s2pv/dsdt.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..559273f</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/dsdt.asl</span><br><span>@@ -0,0 +1,45 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define ACPI_VIDEO_DEVICE \_SB.PCI0.GFX0</span><br><span style="color: hsl(120, 100%, 40%);">+DefinitionBlock(</span><br><span style="color: hsl(120, 100%, 40%);">+   "dsdt.aml",</span><br><span style="color: hsl(120, 100%, 40%);">+ "DSDT",</span><br><span style="color: hsl(120, 100%, 40%);">+     0x03,           // DSDT revision: ACPI v3.0</span><br><span style="color: hsl(120, 100%, 40%);">+   "COREv4",     // OEM id</span><br><span style="color: hsl(120, 100%, 40%);">+     "COREBOOT",   // OEM table id</span><br><span style="color: hsl(120, 100%, 40%);">+       0x20141018      // OEM revision</span><br><span style="color: hsl(120, 100%, 40%);">+)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+ // Some generic macros</span><br><span style="color: hsl(120, 100%, 40%);">+        #include "acpi/mainboard.asl"</span><br><span style="color: hsl(120, 100%, 40%);">+       #include "acpi/platform.asl"</span><br><span style="color: hsl(120, 100%, 40%);">+        #include "acpi/superio.asl"</span><br><span style="color: hsl(120, 100%, 40%);">+ #include "acpi/thermal.asl"</span><br><span style="color: hsl(120, 100%, 40%);">+ #include <cpu/intel/model_206ax/acpi/cpu.asl></span><br><span style="color: hsl(120, 100%, 40%);">+   #include <southbridge/intel/bd82x6x/acpi/platform.asl></span><br><span style="color: hsl(120, 100%, 40%);">+  /* global NVS and variables.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      #include <southbridge/intel/bd82x6x/acpi/globalnvs.asl></span><br><span style="color: hsl(120, 100%, 40%);">+ #include <southbridge/intel/bd82x6x/acpi/sleepstates.asl></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     Scope (\_SB) {</span><br><span style="color: hsl(120, 100%, 40%);">+                Device (PCI0)</span><br><span style="color: hsl(120, 100%, 40%);">+         {</span><br><span style="color: hsl(120, 100%, 40%);">+             #include <northbridge/intel/sandybridge/acpi/sandybridge.asl></span><br><span style="color: hsl(120, 100%, 40%);">+           #include <drivers/intel/gma/acpi/default_brightness_levels.asl></span><br><span style="color: hsl(120, 100%, 40%);">+         #include <southbridge/intel/bd82x6x/acpi/pch.asl></span><br><span style="color: hsl(120, 100%, 40%);">+               }</span><br><span style="color: hsl(120, 100%, 40%);">+     }</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/gma-mainboard.ads b/src/mainboard/gigabyte/ga-h61m-s2pv/gma-mainboard.ads</span><br><span>new file mode 100644</span><br><span>index 0000000..d763166</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/gma-mainboard.ads</span><br><span>@@ -0,0 +1,40 @@</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+-- it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+-- the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+-- but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+-- MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+-- GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+with HW.GFX.GMA;</span><br><span style="color: hsl(120, 100%, 40%);">+with HW.GFX.GMA.Display_Probing;</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+use HW.GFX.GMA;</span><br><span style="color: hsl(120, 100%, 40%);">+use HW.GFX.GMA.Display_Probing;</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+private package GMA.Mainboard is</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   -- For a three-pipe setup, bandwidth is shared between the 2nd and</span><br><span style="color: hsl(120, 100%, 40%);">+   -- the 3rd pipe. Thus, probe ports that likely have a high-resolution</span><br><span style="color: hsl(120, 100%, 40%);">+   -- display attached first.</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   -- FIXME: Only one of the digital ports is implemented as DP</span><br><span style="color: hsl(120, 100%, 40%);">+   --        but it's unknown which.</span><br><span style="color: hsl(120, 100%, 40%);">+   ports : constant Port_List :=</span><br><span style="color: hsl(120, 100%, 40%);">+     (DP1,</span><br><span style="color: hsl(120, 100%, 40%);">+      DP2,</span><br><span style="color: hsl(120, 100%, 40%);">+      DP3,</span><br><span style="color: hsl(120, 100%, 40%);">+      HDMI1,</span><br><span style="color: hsl(120, 100%, 40%);">+      HDMI2,</span><br><span style="color: hsl(120, 100%, 40%);">+      HDMI3,</span><br><span style="color: hsl(120, 100%, 40%);">+      Analog,</span><br><span style="color: hsl(120, 100%, 40%);">+      others => Disabled);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+end GMA.Mainboard;</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/gpio.c b/src/mainboard/gigabyte/ga-h61m-s2pv/gpio.c</span><br><span>new file mode 100644</span><br><span>index 0000000..f7de3bd</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/gpio.c</span><br><span>@@ -0,0 +1,202 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/common/gpio.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_mode = {</span><br><span style="color: hsl(120, 100%, 40%);">+  .gpio0 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio1 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio2 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio3 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio4 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio5 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio6 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio7 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio8 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio9 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio10 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio11 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio12 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio13 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio14 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio15 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio16 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio17 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio18 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio19 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio20 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio21 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio22 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio23 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio24 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio25 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio26 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio27 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio28 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio29 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio30 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio31 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_direction = {</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio0 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio1 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio2 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio3 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio4 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio5 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio6 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio7 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio8 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio12 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio13 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio15 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio16 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio17 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio19 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio21 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio22 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio24 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio27 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio28 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio29 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio31 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_level = {</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio8 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio12 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio15 = GPIO_LEVEL_LOW,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio24 = GPIO_LEVEL_LOW,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio28 = GPIO_LEVEL_LOW,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_reset = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_invert = {</span><br><span style="color: hsl(120, 100%, 40%);">+  .gpio13 = GPIO_INVERT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_blink = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_mode = {</span><br><span style="color: hsl(120, 100%, 40%);">+       .gpio32 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio33 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio34 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio35 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio36 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio37 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio38 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio39 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio40 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio41 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio42 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio43 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio44 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio45 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio46 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio47 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio48 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio49 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio50 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio51 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio52 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio53 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio54 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio55 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio56 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio57 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio58 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio59 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio60 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio61 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio62 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio63 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_direction = {</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio32 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio33 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio34 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio35 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio36 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio37 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio38 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio39 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio48 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio49 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio57 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_level = {</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio32 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio33 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio35 = GPIO_LEVEL_LOW,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_reset = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_mode = {</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio64 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio65 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio66 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio67 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio68 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio69 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio70 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio71 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio72 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio73 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio74 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio75 = GPIO_MODE_NATIVE,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_direction = {</span><br><span style="color: hsl(120, 100%, 40%);">+      .gpio68 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio69 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio72 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_level = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_reset = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const struct pch_gpio_map mainboard_gpio_map = {</span><br><span style="color: hsl(120, 100%, 40%);">+   .set1 = {</span><br><span style="color: hsl(120, 100%, 40%);">+             .mode           = &pch_gpio_set1_mode,</span><br><span style="color: hsl(120, 100%, 40%);">+            .direction      = &pch_gpio_set1_direction,</span><br><span style="color: hsl(120, 100%, 40%);">+               .level          = &pch_gpio_set1_level,</span><br><span style="color: hsl(120, 100%, 40%);">+           .blink          = &pch_gpio_set1_blink,</span><br><span style="color: hsl(120, 100%, 40%);">+           .invert         = &pch_gpio_set1_invert,</span><br><span style="color: hsl(120, 100%, 40%);">+          .reset          = &pch_gpio_set1_reset,</span><br><span style="color: hsl(120, 100%, 40%);">+   },</span><br><span style="color: hsl(120, 100%, 40%);">+    .set2 = {</span><br><span style="color: hsl(120, 100%, 40%);">+             .mode           = &pch_gpio_set2_mode,</span><br><span style="color: hsl(120, 100%, 40%);">+            .direction      = &pch_gpio_set2_direction,</span><br><span style="color: hsl(120, 100%, 40%);">+               .level          = &pch_gpio_set2_level,</span><br><span style="color: hsl(120, 100%, 40%);">+           .reset          = &pch_gpio_set2_reset,</span><br><span style="color: hsl(120, 100%, 40%);">+   },</span><br><span style="color: hsl(120, 100%, 40%);">+    .set3 = {</span><br><span style="color: hsl(120, 100%, 40%);">+             .mode           = &pch_gpio_set3_mode,</span><br><span style="color: hsl(120, 100%, 40%);">+            .direction      = &pch_gpio_set3_direction,</span><br><span style="color: hsl(120, 100%, 40%);">+               .level          = &pch_gpio_set3_level,</span><br><span style="color: hsl(120, 100%, 40%);">+           .reset          = &pch_gpio_set3_reset,</span><br><span style="color: hsl(120, 100%, 40%);">+   },</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/hda_verb.c b/src/mainboard/gigabyte/ga-h61m-s2pv/hda_verb.c</span><br><span>new file mode 100644</span><br><span>index 0000000..15a2b01</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/hda_verb.c</span><br><span>@@ -0,0 +1,71 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/azalia_device.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const u32 cim_verb_data[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+ 0x10ec0887, /* Codec Vendor / Device ID: Realtek */</span><br><span style="color: hsl(120, 100%, 40%);">+   0x1458a002, /* Subsystem ID */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      0x0000000f, /* Number of 4 dword sets */</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x01: Subsystem ID.  */</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_SUBVENDOR(0x2, 0x1458a002),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+  /* NID 0x11.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x11, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x12.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x12, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x14.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x14, 0x01014410),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x15.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x15, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x16.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x16, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x17.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x17, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x18.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x18, 0x01a19c50),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x19.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x19, 0x02a19c60),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x1a.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x1a, 0x0181345f),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x1b.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x1b, 0x02214c20),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x1c.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x1c, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x1d.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x1d, 0x4004c601),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x1e.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x1e, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      /* NID 0x1f.  */</span><br><span style="color: hsl(120, 100%, 40%);">+      AZALIA_PIN_CFG(0x2, 0x1f, 0x411111f0),</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const u32 pc_beep_verbs[0] = {};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+AZALIA_ARRAY_SIZES;</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/mainboard.c b/src/mainboard/gigabyte/ga-h61m-s2pv/mainboard.c</span><br><span>new file mode 100644</span><br><span>index 0000000..bf50ae1</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/mainboard.c</span><br><span>@@ -0,0 +1,29 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/device.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <drivers/intel/gma/int15.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/bd82x6x/pch.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static void mainboard_enable(device_t dev)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+        install_intel_vga_int15_handler(GMA_INT15_ACTIVE_LFP_NONE,</span><br><span style="color: hsl(120, 100%, 40%);">+                                    GMA_INT15_PANEL_FIT_DEFAULT,</span><br><span style="color: hsl(120, 100%, 40%);">+                                  GMA_INT15_BOOT_DISPLAY_DEFAULT, 0);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+struct chip_operations mainboard_ops = {</span><br><span style="color: hsl(120, 100%, 40%);">+    .enable_dev = mainboard_enable,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span>diff --git a/src/mainboard/gigabyte/ga-h61m-s2pv/romstage.c b/src/mainboard/gigabyte/ga-h61m-s2pv/romstage.c</span><br><span>new file mode 100644</span><br><span>index 0000000..6ada044</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/gigabyte/ga-h61m-s2pv/romstage.c</span><br><span>@@ -0,0 +1,129 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2018 Angel Pons <th3fanbus@gmail.com></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define SUPERIO_BASE 0x2e</span><br><span style="color: hsl(120, 100%, 40%);">+#define SUPERIO_DEV PNP_DEV(SUPERIO_BASE, 0)</span><br><span style="color: hsl(120, 100%, 40%);">+#define SUPERIO_GPIO PNP_DEV(SUPERIO_BASE, IT8728F_GPIO)</span><br><span style="color: hsl(120, 100%, 40%);">+#define SERIAL_DEV PNP_DEV(SUPERIO_BASE, 0x01)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <stdint.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <string.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <lib.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <timestamp.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/byteorder.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/io.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/pci_def.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/pnp_def.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <cpu/x86/lapic.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/acpi.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <console/console.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <superio/ite/it8728f/it8728f.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <superio/ite/common/ite.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include "northbridge/intel/sandybridge/sandybridge.h"</span><br><span style="color: hsl(120, 100%, 40%);">+#include "northbridge/intel/sandybridge/raminit_native.h"</span><br><span style="color: hsl(120, 100%, 40%);">+#include "southbridge/intel/bd82x6x/pch.h"</span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/common/gpio.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/cpu.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <cpu/x86/msr.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+/* Disables SuperIO watchdog which loads backup BIOS on timeout.</span><br><span style="color: hsl(120, 100%, 40%);">+   This code comes as-is from the ga-b75m-d3h and ga-b75m-d3v</span><br><span style="color: hsl(120, 100%, 40%);">+   boards, which are similar to this one. Could this be unified? */</span><br><span style="color: hsl(120, 100%, 40%);">+static void it8728f_h61ms2pv_disable_reboot(pnp_devfn_t dev)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+   /* GPIO SIO settings */</span><br><span style="color: hsl(120, 100%, 40%);">+       ite_reg_write(dev, 0xEF, 0x7E); // magic</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    ite_reg_write(dev, 0x25, 0x40); // gpio pin function -> gp16</span><br><span style="color: hsl(120, 100%, 40%);">+       ite_reg_write(dev, 0x27, 0x10); // gpio pin function -> gp34</span><br><span style="color: hsl(120, 100%, 40%);">+       ite_reg_write(dev, 0x2c, 0x80); // smbus isolation on parallel port</span><br><span style="color: hsl(120, 100%, 40%);">+   ite_reg_write(dev, 0x62, 0x0a); // simple iobase 0xa00</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(dev, 0x72, 0x20); // watchdog timeout clear!</span><br><span style="color: hsl(120, 100%, 40%);">+    ite_reg_write(dev, 0x73, 0x00); // watchdog timeout clear!</span><br><span style="color: hsl(120, 100%, 40%);">+    ite_reg_write(dev, 0xcb, 0x00); // simple io set4 direction -> in</span><br><span style="color: hsl(120, 100%, 40%);">+  ite_reg_write(dev, 0xe9, 0x27); // bus select disable</span><br><span style="color: hsl(120, 100%, 40%);">+ ite_reg_write(dev, 0xf0, 0x10); // ?</span><br><span style="color: hsl(120, 100%, 40%);">+  ite_reg_write(dev, 0xf1, 0x42); // ?</span><br><span style="color: hsl(120, 100%, 40%);">+  ite_reg_write(dev, 0xf6, 0x1c); // hwmon alert beep -> gp36(pin12)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+       /* EC SIO settings */</span><br><span style="color: hsl(120, 100%, 40%);">+ ite_reg_write(IT8728F_EC, 0xf1, 0xc0);</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(IT8728F_EC, 0xf6, 0xf0);</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(IT8728F_EC, 0xf9, 0x48);</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(IT8728F_EC, 0x60, 0x0a);</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(IT8728F_EC, 0x61, 0x30);</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(IT8728F_EC, 0x62, 0x0a);</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(IT8728F_EC, 0x63, 0x20);</span><br><span style="color: hsl(120, 100%, 40%);">+        ite_reg_write(IT8728F_EC, 0x30, 0x01);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void pch_enable_lpc(void)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+     /*</span><br><span style="color: hsl(120, 100%, 40%);">+     * Enable:</span><br><span style="color: hsl(120, 100%, 40%);">+     *  EC Decode Range PortA30/A20</span><br><span style="color: hsl(120, 100%, 40%);">+        *  SuperIO Port2E/2F</span><br><span style="color: hsl(120, 100%, 40%);">+  *  PS/2 Keyboard/Mouse Port60/64</span><br><span style="color: hsl(120, 100%, 40%);">+      *  FDD Port3F0h-3F5h and Port3F7h</span><br><span style="color: hsl(120, 100%, 40%);">+     */</span><br><span style="color: hsl(120, 100%, 40%);">+   pci_write_config16(PCH_LPC_DEV, LPC_EN, KBC_LPC_EN | MC_LPC_EN |</span><br><span style="color: hsl(120, 100%, 40%);">+                      CNF1_LPC_EN | CNF2_LPC_EN | COMA_LPC_EN);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   pci_write_config32(PCH_LPC_DEV, LPC_GEN1_DEC, 0x3c0a01);</span><br><span style="color: hsl(120, 100%, 40%);">+      pci_write_config16(PCH_LPC_DEV, LPC_IO_DEC, 0x10);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+  pci_write_config32(PCH_LPC_DEV, ETR3, 0x10000);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     /* Initialize SuperIO */</span><br><span style="color: hsl(120, 100%, 40%);">+      ite_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);</span><br><span style="color: hsl(120, 100%, 40%);">+     it8728f_h61ms2pv_disable_reboot(SUPERIO_GPIO);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_rcba_config(void)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+      /* Enable HECI */</span><br><span style="color: hsl(120, 100%, 40%);">+     RCBA32(FD2) &= ~0x2;</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const struct southbridge_usb_port mainboard_usb_ports[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+    { 1, 0, 0 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 0 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 1 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 1 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 2 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 2 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 3 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 3 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 4 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 4 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 6 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 5 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 5 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 6 },</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_early_init(int s3resume)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_config_superio(void)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_get_spd(spd_raw_data *spd, bool id_only)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+  read_spd(&spd[0], 0x50, id_only);</span><br><span style="color: hsl(120, 100%, 40%);">+ read_spd(&spd[2], 0x52, id_only);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/25912">change 25912</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/25912"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I598a0b75093a0f1aef2ac615035d66786a8c22cb </div>
<div style="display:none"> Gerrit-Change-Number: 25912 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Angel Pons </div>