<p>Richard Spiegel has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/25512">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">mb/amd/gardenia/gpio.c: Convert GPIO to new format<br><br>New macros were developed that replace previous way of defining GPIO, with<br>pin and intention very clear while keeping the table mostly identical to<br>previous method (there's no pull up or pull down when a GPIO is set as an<br>output). Change current gardenia table to use the new macros.<br><br>BUG=b:72875858<br>TEST=Build Gardenia.<br><br>Change-Id: I402b95374cc5ba01bb961ebcb34d8e465b443c08<br>Signed-off-by: Richard Spiegel <richard.spiegel@silverbackltd.com><br>---<br>M src/mainboard/amd/gardenia/gpio.c<br>M src/soc/amd/stoneyridge/include/soc/gpio.h<br>2 files changed, 18 insertions(+), 13 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/12/25512/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/mainboard/amd/gardenia/gpio.c b/src/mainboard/amd/gardenia/gpio.c</span><br><span>index c274a76..cb10e74 100644</span><br><span>--- a/src/mainboard/amd/gardenia/gpio.c</span><br><span>+++ b/src/mainboard/amd/gardenia/gpio.c</span><br><span>@@ -28,34 +28,34 @@</span><br><span>  */</span><br><span> const struct soc_amd_stoneyridge_gpio gpio_set_stage_reset[] = {</span><br><span>     /* NFC PU */</span><br><span style="color: hsl(0, 100%, 40%);">-    {GPIO_64, Function0, FCH_GPIO_PULL_UP_ENABLE | OUTPUT_H },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_GPO(GPIO_64, HIGH),</span><br><span>      /* PCIe presence detect */</span><br><span style="color: hsl(0, 100%, 40%);">-      {GPIO_69, Function0, FCH_GPIO_PULL_UP_ENABLE | INPUT },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_GPI(GPIO_69, PULL_UP),</span><br><span>   /* MUX for Power Express Eval */</span><br><span style="color: hsl(0, 100%, 40%);">-        {GPIO_116, Function1, FCH_GPIO_PULL_DOWN_ENABLE | INPUT },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_GPI(GPIO_116, PULL_DOWN),</span><br><span>        /* SD power */</span><br><span style="color: hsl(0, 100%, 40%);">-  {GPIO_119, Function2, FCH_GPIO_PULL_UP_ENABLE | OUTPUT_H },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_GPO(GPIO_119, HIGH),</span><br><span>     /* GPIO_136 - UART0_FCH_RX_DEBUG_RX */</span><br><span style="color: hsl(0, 100%, 40%);">-  {GPIO_136, Function0, INPUT },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_NF(GPIO_136, UART0_RXD, PULL_NONE),</span><br><span>      /* GPIO_137 - UART0_FCH_DEBUG_RTS */</span><br><span style="color: hsl(0, 100%, 40%);">-    {GPIO_137, Function0, INPUT },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_NF(GPIO_137, UART0_RTS_L, PULL_NONE),</span><br><span>    /* GPIO_138 - UART0_FCH_TX_DEBUG_RX */</span><br><span style="color: hsl(0, 100%, 40%);">-  {GPIO_138, Function0, INPUT },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_NF(GPIO_138, UART0_TXD, PULL_NONE),</span><br><span>      /* GPIO_142 - UART1_FCH_RTS */</span><br><span style="color: hsl(0, 100%, 40%);">-  {GPIO_142, Function0, INPUT },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_NF(GPIO_142, UART1_RTS_L, PULL_NONE),</span><br><span>    /* GPIO_143 - UART1_FCH_TX */</span><br><span style="color: hsl(0, 100%, 40%);">-   {GPIO_143, Function0, INPUT },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_NF(GPIO_143, UART1_TXD, PULL_NONE),</span><br><span> };</span><br><span> </span><br><span> const struct soc_amd_stoneyridge_gpio gpio_set_stage_ram[] = {</span><br><span>  /* BT radio disable */</span><br><span style="color: hsl(0, 100%, 40%);">-  {GPIO_14, Function1, FCH_GPIO_PULL_UP_ENABLE | OUTPUT_H },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_GPO(GPIO_14, HIGH),</span><br><span>      /* NFC wake */</span><br><span style="color: hsl(0, 100%, 40%);">-  {GPIO_65, Function0, FCH_GPIO_PULL_UP_ENABLE | OUTPUT_H },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_GPO(GPIO_65, HIGH),</span><br><span>      /* Webcam */</span><br><span style="color: hsl(0, 100%, 40%);">-    {GPIO_66, Function0, FCH_GPIO_PULL_UP_ENABLE | OUTPUT_H },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_GPO(GPIO_66, HIGH),</span><br><span>      /* GPS sleep */</span><br><span style="color: hsl(0, 100%, 40%);">- {GPIO_70, Function0, FCH_GPIO_PULL_UP_ENABLE | OUTPUT_H },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_GPO(GPIO_70, HIGH),</span><br><span> };</span><br><span> </span><br><span> const struct soc_amd_stoneyridge_gpio *early_gpio_table(size_t *size)</span><br><span>diff --git a/src/soc/amd/stoneyridge/include/soc/gpio.h b/src/soc/amd/stoneyridge/include/soc/gpio.h</span><br><span>index 0f7ec1b..2c3555b 100644</span><br><span>--- a/src/soc/amd/stoneyridge/include/soc/gpio.h</span><br><span>+++ b/src/soc/amd/stoneyridge/include/soc/gpio.h</span><br><span>@@ -223,8 +223,13 @@</span><br><span> #define GPIO_40_IOMUX_GPIOxx 0</span><br><span> #define GPIO_42_IOMUX_S5_MUX_CTRL 0</span><br><span> #define GPIO_42_IOMUX_GPIOxx 1</span><br><span style="color: hsl(120, 100%, 40%);">+#define GPIO_64_IOMUX_GPIOxx 0</span><br><span style="color: hsl(120, 100%, 40%);">+#define GPIO_65_IOMUX_GPIOxx 0</span><br><span style="color: hsl(120, 100%, 40%);">+#define GPIO_66_IOMUX_GPIOxx 0</span><br><span> #define GPIO_67_IOMUX_GPIOxx 0</span><br><span> #define GPIO_67_IOMUX_DEVSLP0 1</span><br><span style="color: hsl(120, 100%, 40%);">+#define GPIO_69_IOMUX_GPIOxx 0</span><br><span style="color: hsl(120, 100%, 40%);">+#define GPIO_69_IOMUX_SGPIO_LOAD 1</span><br><span> #define GPIO_70_IOMUX_GPIOxx 0</span><br><span> #define GPIO_70_IOMUX_DEVSLP1 1</span><br><span> #define GPIO_74_IOMUX_LPCCLK0 0</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/25512">change 25512</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/25512"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I402b95374cc5ba01bb961ebcb34d8e465b443c08 </div>
<div style="display:none"> Gerrit-Change-Number: 25512 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Richard Spiegel <richard.spiegel@silverbackltd.com> </div>