<p>Julien Viard de Galbert has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/25424">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">mb/scaleway/tagada: Update gpio configuration to use intelblock<br><br>Update the gpio configuration structure to the intelblock format.<br>The resulting configuration is functionally similar (even if some<br>bits are not identical).<br><br>Change-Id: Ide515424c6e1b0cb560b52a7f12909f23fd41e06<br>Signed-off-by: Julien Viard de Galbert <jviarddegalbert@online.net><br>---<br>M src/mainboard/scaleway/tagada/gpio.h<br>M src/mainboard/scaleway/tagada/romstage.c<br>2 files changed, 159 insertions(+), 460 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/24/25424/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/mainboard/scaleway/tagada/gpio.h b/src/mainboard/scaleway/tagada/gpio.h</span><br><span>index 68cf155..b1572d2 100644</span><br><span>--- a/src/mainboard/scaleway/tagada/gpio.h</span><br><span>+++ b/src/mainboard/scaleway/tagada/gpio.h</span><br><span>@@ -18,618 +18,317 @@</span><br><span> #ifndef _MAINBOARD_GPIO_H</span><br><span> #define _MAINBOARD_GPIO_H</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-#include <soc/gpio_dnv.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <soc/gpio.h></span><br><span> </span><br><span> #ifndef __ACPI__</span><br><span style="color: hsl(0, 100%, 40%);">-const struct dnv_pad_config tagada_gpio_config[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#define PAD_NC_PWROK(pad, pull)       PAD_CFG_GPI(pad, pull, PWROK)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const struct pad_config tagada_gpio_config[] = {</span><br><span>    // GBE0_SDP0 (GPIO_14) NC</span><br><span style="color: hsl(0, 100%, 40%);">-/*ME   { NORTH_ALL_GBE0_SDP0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } }, */</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME        PAD_CFG_NF(NORTH_ALL_GBE0_SDP0, NONE, PWROK, NF1), */</span><br><span>        // GBE1_SDP0 (GPIO_15) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_GBE1_SDP0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE1_SDP0, NONE, PWROK, NF1),</span><br><span>   // GBE2_I2C_CLK (GPIO_16) NC</span><br><span style="color: hsl(0, 100%, 40%);">-    { NORTH_ALL_GBE0_SDP1, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPO(NORTH_ALL_GBE0_SDP1, 0, PWROK),</span><br><span>  // GBE2_I2C_DATA (GPIO_17) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { NORTH_ALL_GBE1_SDP1, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_NC_PWROK(NORTH_ALL_GBE1_SDP1, NONE),</span><br><span>     // GBE2_SDP0 (GPIO_18) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_GBE0_SDP2, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE0_SDP2, NONE, PWROK, NF2),</span><br><span>   // GBE3_SDP0 (GPIO_19) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_GBE1_SDP2, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE1_SDP2, NONE, PWROK, NF2),</span><br><span>   // GBE3_I2C_CLK (GPIO_20) NC</span><br><span style="color: hsl(0, 100%, 40%);">-    { NORTH_ALL_GBE0_SDP3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPO(NORTH_ALL_GBE0_SDP3, 0, PWROK),</span><br><span>  // GBE3_I2C_DATA (GPIO_21) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { NORTH_ALL_GBE1_SDP3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_NC_PWROK(NORTH_ALL_GBE1_SDP3, NONE),</span><br><span>     // GBE2_LED0 (GPIO_22) Z1:NC / A0:ETH0_LED0</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_GBE2_LED0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE2_LED0, NONE, PWROK, NF1),</span><br><span>   // GBE2_LED1 (GPIO_23) Z1:NC / A0:ETH0_LED1</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_GBE2_LED1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE2_LED1, NONE, PWROK, NF1),</span><br><span>   // GBE0_I2C_CLK (GPIO_24) NC</span><br><span style="color: hsl(0, 100%, 40%);">-    { NORTH_ALL_GBE0_I2C_CLK, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPO(NORTH_ALL_GBE0_I2C_CLK, 0, PWROK),</span><br><span>       // GBE0_I2C_DATA (GPIO_25) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { NORTH_ALL_GBE0_I2C_DATA, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_NC_PWROK(NORTH_ALL_GBE0_I2C_DATA, NONE),</span><br><span>         // GBE1_I2C_CLK (GPIO_26) NC</span><br><span style="color: hsl(0, 100%, 40%);">-    { NORTH_ALL_GBE1_I2C_CLK, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPO(NORTH_ALL_GBE1_I2C_CLK, 0, PWROK),</span><br><span>       // GBE1_I2C_DATA (GPIO_27) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { NORTH_ALL_GBE1_I2C_DATA, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_NC_PWROK(NORTH_ALL_GBE1_I2C_DATA, NONE),</span><br><span>         // NCSI_RXD0 (GPIO_28) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_NCSI_RXD0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_RXD0, NONE, PWROK, NF2),</span><br><span>   // NCSI_CLK_IN (GPIO_29) Pull Down</span><br><span style="color: hsl(0, 100%, 40%);">-      { NORTH_ALL_NCSI_CLK_IN, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_CLK_IN, NONE, PWROK, NF2),</span><br><span>         // NCSI_RXD1 (GPIO_30) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_NCSI_RXD1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_RXD1, NONE, PWROK, NF2),</span><br><span>   // NCSI_CRS_DV (GPIO_31) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_NCSI_CRS_DV, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_CRS_DV, NONE, PWROK, NF2),</span><br><span>         // NCSI_ARB_IN (GPIO_32) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_NCSI_ARB_IN, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_ARB_IN, NONE, PWROK, NF2),</span><br><span>         // NCSI_TX_EN (GPIO_33) Pull Down</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_NCSI_TX_EN, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_TX_EN, NONE, PWROK, NF2),</span><br><span>  // NCSI_TXD0 (GPIO_34) Pull Down</span><br><span style="color: hsl(0, 100%, 40%);">-        { NORTH_ALL_NCSI_TXD0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_TXD0, NONE, PWROK, NF2),</span><br><span>   // NCSI_TXD1 (GPIO_35) Pull Down</span><br><span style="color: hsl(0, 100%, 40%);">-        { NORTH_ALL_NCSI_TXD1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_TXD1, NONE, PWROK, NF2),</span><br><span>   // NCSI_ARB_OUT (GPIO_36) NC</span><br><span style="color: hsl(0, 100%, 40%);">-    { NORTH_ALL_NCSI_ARB_OUT, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_NCSI_ARB_OUT, NONE, PWROK, NF2),</span><br><span>        // GBE0_LED0 (GPIO_37) Z1:ETH0_LED0 / A1:ETH1_LED0</span><br><span style="color: hsl(0, 100%, 40%);">-      { NORTH_ALL_GBE0_LED0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE0_LED0, NONE, PWROK, NF1),</span><br><span>   // GBE0_LED1 (GPIO_38) Z1:ETH0_LED1 / A1:ETH1_LED1</span><br><span style="color: hsl(0, 100%, 40%);">-      { NORTH_ALL_GBE0_LED1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE0_LED1, NONE, PWROK, NF1),</span><br><span>   // GBE1_LED0 (GPIO_39) Z1:ETH1_LED0 / A1:NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_GBE1_LED0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE1_LED0, NONE, PWROK, NF1),</span><br><span>   // GBE1_LED1 (GPIO_40) Z1:ETH1_LED1 / A1:NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_GBE1_LED1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-     GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GBE1_LED1, NONE, PWROK, NF1),</span><br><span>   // ADR-COMPLETE (GPIO_0) LFFF: DVT_GPIO<0> : BOOTED, output</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_GPIO_0, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPO(NORTH_ALL_GPIO_0, 0, PWROK),</span><br><span>     // PCIE_CLKREQ0_N (GPIO_41) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_PCIE_CLKREQ0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_PCIE_CLKREQ0_N, NONE, PWROK, NF1),</span><br><span>      // PCIE_CLKREQ1_N (GPIO_42) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_PCIE_CLKREQ1_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_PCIE_CLKREQ1_N, NONE, PWROK, NF1),</span><br><span>      // PCIE_CLKREQ2_N (GPIO_43) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_PCIE_CLKREQ2_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_PCIE_CLKREQ2_N, NONE, PWROK, NF1),</span><br><span>      // PCIE_CLKREQ3_N (GPIO_44) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_PCIE_CLKREQ3_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_PCIE_CLKREQ3_N, NONE, PWROK, NF1),</span><br><span>      // PCIE_CLKREQ4_N (GPIO_45) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { NORTH_ALL_PCIE_CLKREQ4_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_PCIE_CLKREQ4_N, NONE, PWROK, NF1),</span><br><span>      // GBE_MDC (GPIO_1) NC</span><br><span style="color: hsl(0, 100%, 40%);">-  { NORTH_ALL_GPIO_1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GPIO_1, NONE, PWROK, NF1),</span><br><span>      // GBE_MDIO  (GPIO_2) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { NORTH_ALL_GPIO_2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(NORTH_ALL_GPIO_2, NONE, PWROK, NF1),</span><br><span>      // SVID_ALERT_N (GPIO_47) SVID_ALERTn</span><br><span style="color: hsl(0, 100%, 40%);">-   { NORTH_ALL_SVID_ALERT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(NORTH_ALL_SVID_ALERT_N, NONE, PWROK, NF1),</span><br><span>        // SVID_DATA (GPIO_48) SVID_DATA</span><br><span style="color: hsl(0, 100%, 40%);">-        { NORTH_ALL_SVID_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(NORTH_ALL_SVID_DATA, NONE, PWROK, NF1),</span><br><span>   // SVID_CLK (GPIO_49) SVID_CLK</span><br><span style="color: hsl(0, 100%, 40%);">-  { NORTH_ALL_SVID_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(NORTH_ALL_SVID_CLK, NONE, PWROK, NF1),</span><br><span>    // THERMTRIP_N (GPIO_50) SOC_THERMTRIPn Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">- { NORTH_ALL_THERMTRIP_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(NORTH_ALL_THERMTRIP_N, NONE, PWROK, NF1),</span><br><span>         // PROCHOT_N (GPIO_51) PROCHOTn Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">- { NORTH_ALL_PROCHOT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(NORTH_ALL_PROCHOT_N, NONE, PWROK, NF1),</span><br><span>   // MEMHOT_N (GPIO_52) SOC_MEMHOTn</span><br><span style="color: hsl(0, 100%, 40%);">-       { NORTH_ALL_MEMHOT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(NORTH_ALL_MEMHOT_N, NONE, PWROK, NF1),</span><br><span>    // DFX_PORT_CLK0 (GPIO_53) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_DFX_DFX_PORT_CLK0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_DFX_DFX_PORT_CLK0, NONE, PWROK, NF1),</span><br><span>       // DFX_PORT_CLK1 (GPIO_54) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_DFX_DFX_PORT_CLK1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_DFX_DFX_PORT_CLK1, NONE, PWROK, NF1),</span><br><span>       // DFX_PORT0 (GPIO_55) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT0, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT1 (GPIO_56) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT1, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT2 (GPIO_57) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT2, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT3 (GPIO_58) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT3, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT3, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT4 (GPIO_59) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT4, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT4, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT5 (GPIO_60) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT5, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT5, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT6 (GPIO_61) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT6, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT6, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT7 (GPIO_62) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT7, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT7, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT8 (GPIO_63) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_DFX_DFX_PORT8, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT8, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT9 (GPIO_134) NC</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_DFX_DFX_PORT9, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_DFX_DFX_PORT9, NONE, PWROK, NF1),</span><br><span>   // DFX_PORT10 (GPIO_135) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_DFX_DFX_PORT10, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_DFX_DFX_PORT10, NONE, PWROK, NF1),</span><br><span>  // DFX_PORT11 (GPIO_136) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_DFX_DFX_PORT11, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_DFX_DFX_PORT11, NONE, PWROK, NF1),</span><br><span>  // DFX_PORT12 (GPIO_137) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_DFX_DFX_PORT12, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_DFX_DFX_PORT12, NONE, PWROK, NF1),</span><br><span>  // DFX_PORT13 (GPIO_138) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_DFX_DFX_PORT13, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_DFX_DFX_PORT13, NONE, PWROK, NF1),</span><br><span>  // DFX_PORT14 (GPIO_139) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_DFX_DFX_PORT14, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_DFX_DFX_PORT14, NONE, PWROK, NF1),</span><br><span>  // DFX_PORT15 (GPIO_140) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_DFX_DFX_PORT15, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_DFX_DFX_PORT15, NONE, PWROK, NF1),</span><br><span>  // SPI_TPM_CS_N (GPIO_12) HS_TCO_WDT NC (Possible Pull Up)</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_GPIO_12, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(SOUTH_GROUP0_GPIO_12, NONE, PWROK, NF1),</span><br><span>  // SMB5_GBE_ALRT_N (GPIO_13) LAN_ALRTn Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-  { SOUTH_GROUP0_SMB5_GBE_ALRT_N, { GpioPadModeNative3, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(SOUTH_GROUP0_SMB5_GBE_ALRT_N, NONE, PWROK, NF3),</span><br><span>  // PCIE_CLKREQ5_N (GPIO_98) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP0_PCIE_CLKREQ5_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(SOUTH_GROUP0_PCIE_CLKREQ5_N, NONE, PWROK, NF1),</span><br><span>   // PCIE_CLKREQ6_N (GPIO_99) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP0_PCIE_CLKREQ6_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(SOUTH_GROUP0_PCIE_CLKREQ6_N, NONE, PWROK, NF1),</span><br><span>   // PCIE_CLKREQ7_N (GPIO_100) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP0_PCIE_CLKREQ7_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(SOUTH_GROUP0_PCIE_CLKREQ7_N, NONE, PWROK, NF1),</span><br><span>   // UART0_RXD (GPIO_101) CONSOLE_RX</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_UART0_RXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_UART0_RXD, NONE, PWROK, NF1),</span><br><span>        // UART0_TXD (GPIO_102) CONSOLE_TX</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_UART0_TXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_GROUP0_UART0_TXD, NONE, PWROK, NF1),</span><br><span>        // SMB5_GBE_CLK (GPIO_103) LAN_SLC Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_SMB5_GBE_CLK, { GpioPadModeNative3, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP0_SMB5_GBE_CLK, NONE, PWROK, NF3),</span><br><span>     // SMB_GBE_DATA (GPIO_104) LAN_SDA Pull UP</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_SMB5_GBE_DATA, { GpioPadModeNative3, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(SOUTH_GROUP0_SMB5_GBE_DATA, NONE, PWROK, NF3),</span><br><span>    // ERROR2_N (GPIO_105) ERRORn2</span><br><span style="color: hsl(0, 100%, 40%);">-  { SOUTH_GROUP0_ERROR2_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_ERROR2_N, NONE, PWROK, NF1),</span><br><span>         // ERROR1_N (GPIO_106) ERRORn1</span><br><span style="color: hsl(0, 100%, 40%);">-  { SOUTH_GROUP0_ERROR1_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_ERROR1_N, NONE, PWROK, NF1),</span><br><span>         // ERROR0_N (GPIO_107) ERRORn0 Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-  { SOUTH_GROUP0_ERROR0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_ERROR0_N, NONE, PWROK, NF1),</span><br><span>         // IERR_N (CATERR_N) (GPIO_108) IERRn (HardStrap Pull Up)</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP0_IERR_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(SOUTH_GROUP0_IERR_N, NONE, PWROK, NF1),</span><br><span>   // MCERR_N  (GPIO_109) MCERR</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP0_MCERR_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(SOUTH_GROUP0_MCERR_N, NONE, PWROK, NF1),</span><br><span>  // SMB0_LEG_CLK (GPIO_110) LEG_SCL Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_SMB0_LEG_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP0_SMB0_LEG_CLK, NONE, PWROK, NF1),</span><br><span>     // SMB0_LEG_DATA (GPIO_111) LEG_SDA Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP0_SMB0_LEG_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(SOUTH_GROUP0_SMB0_LEG_DATA, NONE, PWROK, NF1),</span><br><span>    // SMB0_LEG_ALRT_N (GPIO_112) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_GROUP0_SMB0_LEG_ALRT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(SOUTH_GROUP0_SMB0_LEG_ALRT_N, NONE, PWROK, NF1),</span><br><span>  // SMB1_HOST_DATA (GPIO_113) HOST_SDA Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-/*ME       { SOUTH_GROUP0_SMB1_HOST_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME   PAD_CFG_NF(SOUTH_GROUP0_SMB1_HOST_DATA, NONE, PWROK, NF1), */</span><br><span>        // SMB1_HOST_CLK (GPIO_114) HOST_SCL Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-/*ME        { SOUTH_GROUP0_SMB1_HOST_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME      PAD_CFG_NF(SOUTH_GROUP0_SMB1_HOST_CLK, NONE, PWROK, NF1), */</span><br><span>         // SMB2_PECI_DATA (GPIO_115) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP0_SMB2_PECI_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_SMB2_PECI_DATA, NONE, PWROK, NF1),</span><br><span>   // SMB2_PECI_CLK (GPIO_116) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP0_SMB2_PECI_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(SOUTH_GROUP0_SMB2_PECI_CLK, NONE, PWROK, NF1),</span><br><span>    // SMB4_CSME0_DATA (GPIO_117) ME_SDA Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-/*ME        { SOUTH_GROUP0_SMB4_CSME0_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME  PAD_CFG_NF(SOUTH_GROUP0_SMB4_CSME0_DATA, NONE, PWROK, NF1), */</span><br><span>       // SMB4_CSME0_CLK (GPIO_118) ME_SCL Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-/*ME { SOUTH_GROUP0_SMB4_CSME0_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME     PAD_CFG_NF(SOUTH_GROUP0_SMB4_CSME0_CLK, NONE, PWROK, NF1), */</span><br><span>        // SMB4_CSME0_ALRT_N (GPIO_119) ME_ALRTn Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_SMB4_CSME0_ALRT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_SMB4_CSME0_ALRT_N, NONE, PWROK, NF1),</span><br><span>        // USB_OC0_N (GPIO_120) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP0_USB_OC0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_USB_OC0_N, NONE, PWROK, NF1),</span><br><span>        // FLEX_CLK_SE0 (GPIO_121) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_GROUP0_FLEX_CLK_SE0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP0_FLEX_CLK_SE0, NONE, PWROK, NF1),</span><br><span>     // FLEX_CLK_SE1 (GPIO_122) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_GROUP0_FLEX_CLK_SE1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP0_FLEX_CLK_SE1, NONE, PWROK, NF1),</span><br><span>     // GBE3_LED1 (GPIO_4) LFFF: M2A_CFGn : M2A_SATAn, input</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP0_GPIO_4, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPI(SOUTH_GROUP0_GPIO_4, NONE, PWROK),</span><br><span>       // SMB3_IE0_CLK (GPIO_5) LFFF: M2B_CFGn : M2B_SATAn, input</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_GPIO_5, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_GPI(SOUTH_GROUP0_GPIO_5, NONE, PWROK),</span><br><span>       // SMB3_IE0_DATA (GPIO_6) NC</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP0_GPIO_6, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_GPIO_6, NONE, PWROK, NF1),</span><br><span>   // SMB3_IE0_ALERT_N (GPIO_7) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP0_GPIO_7, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(SOUTH_GROUP0_GPIO_7, NONE, PWROK, NF1),</span><br><span>   // SATA0_LED (GPIO_90) SATA_LED0 Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_SATA0_LED_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(SOUTH_GROUP0_SATA0_LED_N, NONE, PWROK, NF1),</span><br><span>      // SATA1_LED (GPIO_91) SATA_LED1 Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_SATA1_LED_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(SOUTH_GROUP0_SATA1_LED_N, NONE, PWROK, NF1),</span><br><span>      // SATA_PDETECT0 (GPIO_92) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_SATA_PDETECT0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP0_SATA_PDETECT0, NONE, PWROK, NF2),</span><br><span>    // SATA_PDETECT1 (GPIO_93) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_SATA_PDETECT1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP0_SATA_PDETECT1, NONE, PWROK, NF2),</span><br><span>    // UART1_RTS (GPIO_94) NC (Possible Pull Up)</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP0_SATA0_SDOUT, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(SOUTH_GROUP0_SATA0_SDOUT, NONE, PWROK, NF1),</span><br><span>      // UART1_CTS (GPIO_95) NC (Possible Pull Up)</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP0_SATA1_SDOUT, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP0_SATA1_SDOUT, NONE, PWROK, NF1),</span><br><span>      // UART1_RXD (GPIO_96) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP0_UART1_RXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_UART1_RXD, NONE, PWROK, NF1),</span><br><span>        // UART1_TXD (GPIO_97) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP0_UART1_TXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_GROUP0_UART1_TXD, NONE, PWROK, NF1),</span><br><span>        // SMB6_CSME1_DATA (GPIO_8) LFFF: DVT_GPIO<1> : Baud select, input</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_GPIO_8, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDis, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_GPI(SOUTH_GROUP0_GPIO_8, NONE, PWROK),</span><br><span>       // SMB6_CSME1_CLK (GPIO_9) LFFF: DVT_GPIO<2> : Verbose Traces, input</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_GPIO_9, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDis, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_GPI(SOUTH_GROUP0_GPIO_9, NONE, PWROK),</span><br><span>       // TCK (GPIO_141) n/a NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_TCK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP0_TCK, NONE, PWROK, NF1),</span><br><span>      // TRST_N (GPIO_142) n/a NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP0_TRST_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(SOUTH_GROUP0_TRST_N, NONE, PWROK, NF1),</span><br><span>   // TMS (GPIO_143) n/a NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_TMS, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP0_TMS, NONE, PWROK, NF1),</span><br><span>      // TDI (GPIO_144) n/a NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_TDI, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP0_TDI, NONE, PWROK, NF1),</span><br><span>      // TDO (GPIO_145) n/a NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_TDO, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(SOUTH_GROUP0_TDO, NONE, PWROK, NF1),</span><br><span>      // CX_PRDY_N (GPIO_146) NC</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP0_CX_PRDY_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_GROUP0_CX_PRDY_N, NONE, PWROK, NF1),</span><br><span>        // CX-PREQ_N (GPIO_147) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP0_CX_PREQ_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP0_CX_PREQ_N, NONE, PWROK, NF1),</span><br><span>        // ME_RECVR_HDR (GPIO_148) ME_RECVR Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-/*ME { SOUTH_GROUP0_CTBTRIGINOUT, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME   PAD_NC_PWROK(SOUTH_GROUP0_CTBTRIGINOUT, NONE), */</span><br><span>    // ADV_DBG_DFX_HDR (GPIO_149) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP0_CTBTRIGOUT, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_NC_PWROK(SOUTH_GROUP0_CTBTRIGOUT, NONE),</span><br><span>         // LAD2_SPI_IRQ_N (GPIO_150) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP0_DFX_SPARE2, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_NC_PWROK(SOUTH_GROUP0_DFX_SPARE2, NONE),</span><br><span>         // SMB_PECI_ALRT_N (GPIO_151) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_GROUP0_DFX_SPARE3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_NC_PWROK(SOUTH_GROUP0_DFX_SPARE3, NONE),</span><br><span>         // SMB_CSME1_ALRT_N (GPIO_152) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP0_DFX_SPARE4, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_NC_PWROK(SOUTH_GROUP0_DFX_SPARE4, NONE),</span><br><span>         // SUSPWRDNACK (GPIO_79) SUSPWRDNACK Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP1_SUSPWRDNACK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(SOUTH_GROUP1_SUSPWRDNACK, NONE, PWROK, NF1),</span><br><span>      // PMU_SUSCLK (GPIO_80) PMU_SUSCLK</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP1_PMU_SUSCLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_PMU_SUSCLK, NONE, PWROK, NF1),</span><br><span>       // ADR_TRIGGER_N (GPIO_81) Pull Down</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP1_ADR_TRIGGER, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_ADR_TRIGGER, NONE, PWROK, NF1),</span><br><span>      // PMU_SLP_S45_N (GPIO_82) SLP_S45n</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP1_PMU_SLP_S45_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    PAD_CFG_NF(SOUTH_GROUP1_PMU_SLP_S45_N, NONE, PWROK, NF1),</span><br><span>    // PMU_SLP_S3_N (GPIO_83) SLP_S3n</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_PMU_SLP_S3_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP1_PMU_SLP_S3_N, NONE, PWROK, NF1),</span><br><span>     // PMU_WAKE_N (GPIO_84) PMU_WAKEn Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_PMU_WAKE_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_GROUP1_PMU_WAKE_N, NONE, PWROK, NF1),</span><br><span>       // PMU_PWRBTN_N (GPIO_85) PWNBTNn</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_PMU_PWRBTN_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(SOUTH_GROUP1_PMU_PWRBTN_N, NONE, PWROK, NF1),</span><br><span>     // PMU_RESETBUTTON_N (GPIO_86) RSTBTNn</span><br><span style="color: hsl(0, 100%, 40%);">-  { SOUTH_GROUP1_PMU_RESETBUTTON_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_PMU_RESETBUTTON_N, NONE, PWROK, NF1),</span><br><span>        // PMU_PLTRST_N (GPIO_87) PLTRSTn</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_PMU_PLTRST_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP1_PMU_PLTRST_N, NONE, PWROK, NF1),</span><br><span>     // PMU_SUS_STAT_N (GPIO_88) SUS_STATn</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_GROUP1_SUS_STAT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_SUS_STAT_N, NONE, PWROK, NF1),</span><br><span>       // TDB_CIO_PLUG_EVENT (GPIO_89) NC</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP1_SLP_S0IX_N, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_NC_PWROK(SOUTH_GROUP1_SLP_S0IX_N, NONE),</span><br><span>         // SPI_CS0_N (GPIO_72) SPI_CS0</span><br><span style="color: hsl(0, 100%, 40%);">-  { SOUTH_GROUP1_SPI_CS0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_GROUP1_SPI_CS0_N, NONE, PWROK, NF1),</span><br><span>        // SPI_CS1_N (GPIO_73) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_SPI_CS1_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_GROUP1_SPI_CS1_N, NONE, PWROK, NF1),</span><br><span>        // SPI_MOSI_IO0 (GPIO_74) SPI_MOSI</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP1_SPI_MOSI_IO0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(SOUTH_GROUP1_SPI_MOSI_IO0, NONE, PWROK, NF1),</span><br><span>     // SPI_MISO_IO1 (GPIO_75) SPI_MISO</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP1_SPI_MISO_IO1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   PAD_CFG_NF(SOUTH_GROUP1_SPI_MISO_IO1, NONE, PWROK, NF1),</span><br><span>     // SPI_IO2 (GPIO_76) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP1_SPI_IO2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(SOUTH_GROUP1_SPI_IO2, NONE, PWROK, NF1),</span><br><span>  // SPI_IO3 (GPIO_77) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP1_SPI_IO3, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(SOUTH_GROUP1_SPI_IO3, NONE, PWROK, NF1),</span><br><span>  // SPI_CLK (GPIO_78) SPI_CLK</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP1_SPI_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  PAD_CFG_NF(SOUTH_GROUP1_SPI_CLK, NONE, PWROK, NF1),</span><br><span>  // LPC_AD0 (GPIO_64) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP1_ESPI_IO0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_ESPI_IO0, NONE, PWROK, NF2),</span><br><span>         // LPC_AD1 (GPIO_65) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP1_ESPI_IO1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_ESPI_IO1, NONE, PWROK, NF2),</span><br><span>         // LPC_AD2 (GPIO_66) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP1_ESPI_IO2, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_ESPI_IO2, NONE, PWROK, NF2),</span><br><span>         // LPC_AD3 (GPIO_67) NC</span><br><span style="color: hsl(0, 100%, 40%);">- { SOUTH_GROUP1_ESPI_IO3, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_ESPI_IO3, NONE, PWROK, NF2),</span><br><span>         // LPC_FRAME_N (GPIO_68) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP1_ESPI_CS0_N, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_ESPI_CS0_N, NONE, PWROK, NF2),</span><br><span>       // LPC_CLKOUT0 (GPIO_69) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP1_ESPI_CLK, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_ESPI_CLK, NONE, PWROK, NF2),</span><br><span>         // LPC_CLKOUT1 (GPIO_70) NC</span><br><span style="color: hsl(0, 100%, 40%);">-     { SOUTH_GROUP1_ESPI_RST_N, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       PAD_CFG_NF(SOUTH_GROUP1_ESPI_RST_N, NONE, PWROK, NF2),</span><br><span>       // LPC_CLKRUN_N (GPIO_71) Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_ESPI_ALRT0_N, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     PAD_CFG_NF(SOUTH_GROUP1_ESPI_ALRT0_N, NONE, PWROK, NF2),</span><br><span>     // MFG_MODE_HDR (GPIO_10) MFG_MODE Pull Up</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP1_GPIO_10, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_NC_PWROK(SOUTH_GROUP1_GPIO_10, NONE),</span><br><span>    // LPC_SERIRQ (GPIO_11) NC</span><br><span style="color: hsl(0, 100%, 40%);">-      { SOUTH_GROUP1_GPIO_11, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        PAD_CFG_NF(SOUTH_GROUP1_GPIO_11, NONE, PWROK, NF2),</span><br><span>  // EMMC-CMD (GPIO_123) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_EMMC_CMD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_CMD, NONE, PWROK, NF1),</span><br><span>         // EMMC-CSTROBE (GPIO_124) NC</span><br><span style="color: hsl(0, 100%, 40%);">-   { SOUTH_GROUP1_EMMC_STROBE, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_NF(SOUTH_GROUP1_EMMC_STROBE, NONE, PWROK, NF1),</span><br><span>      // EMMC-CLK (GPIO_125) NC</span><br><span style="color: hsl(0, 100%, 40%);">-       { SOUTH_GROUP1_EMMC_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_CLK, NONE, PWROK, NF1),</span><br><span>         // EMMC-D0 (GPIO_126) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D0, NONE, PWROK, NF1),</span><br><span>  // EMMC-D1 (GPIO_127) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D1, NONE, PWROK, NF1),</span><br><span>  // EMMC-D2 (GPIO_128) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D2, NONE, PWROK, NF1),</span><br><span>  // EMMC-D3 (GPIO_129) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D3, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D3, NONE, PWROK, NF1),</span><br><span>  // EMMC-D4 (GPIO_130) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D4, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D4, NONE, PWROK, NF1),</span><br><span>  // EMMC-D5 (GPIO_131) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D5, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D5, NONE, PWROK, NF1),</span><br><span>  // EMMC-D6 (GPIO_132) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D6, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D6, NONE, PWROK, NF1),</span><br><span>  // EMMC-D7 (GPIO_133) NC</span><br><span style="color: hsl(0, 100%, 40%);">-        { SOUTH_GROUP1_EMMC_D7, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ PAD_CFG_NF(SOUTH_GROUP1_EMMC_D7, NONE, PWROK, NF1),</span><br><span>  // IE_ROM GPIO (GPIO_3) HS_TSO NC (Possible Pull Up)</span><br><span style="color: hsl(0, 100%, 40%);">-    { SOUTH_GROUP1_GPIO_3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(0, 100%, 40%);">-          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      PAD_CFG_GPO(SOUTH_GROUP1_GPIO_3, 0, PWROK),</span><br><span> };</span><br><span> #endif</span><br><span> </span><br><span>diff --git a/src/mainboard/scaleway/tagada/romstage.c b/src/mainboard/scaleway/tagada/romstage.c</span><br><span>index 630d355..c29ff9d 100644</span><br><span>--- a/src/mainboard/scaleway/tagada/romstage.c</span><br><span>+++ b/src/mainboard/scaleway/tagada/romstage.c</span><br><span>@@ -31,7 +31,7 @@</span><br><span> void mainboard_config_gpios(void)</span><br><span> {</span><br><span>   size_t num;</span><br><span style="color: hsl(0, 100%, 40%);">-     const struct dnv_pad_config *table;</span><br><span style="color: hsl(120, 100%, 40%);">+   const struct pad_config *table;</span><br><span> </span><br><span>  printk(BIOS_SPEW, "Board Serial: %s.\n", bmcinfo_serial());</span><br><span>        /* Configure pads prior to SiliconInit() in case there's any</span><br><span>@@ -47,7 +47,7 @@</span><br><span> </span><br><span>     printk(BIOS_INFO, "GPIO table: 0x%x, entry num:  0x%x!\n",</span><br><span>                (uint32_t)table, (uint32_t)num);</span><br><span style="color: hsl(0, 100%, 40%);">- gpio_configure_dnv_pads(table, num);</span><br><span style="color: hsl(120, 100%, 40%);">+  gpio_configure_pads(table, num);</span><br><span> }</span><br><span> </span><br><span> void mainboard_memory_init_params(FSPM_UPD *mupd)</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/25424">change 25424</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/25424"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: Ide515424c6e1b0cb560b52a7f12909f23fd41e06 </div>
<div style="display:none"> Gerrit-Change-Number: 25424 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Julien Viard de Galbert <jviarddegalbert@online.net> </div>