<p>Justin TerAvest has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/25063">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">mb/google/octopus: Fix lpddr4 skus<br><br>The current lpddr4 skus entries do not match the RAMID table in the<br>schematic. This commit updates that so they are consistent. Thankfully,<br>the values are the same as for glkrvp, so I just copied from there.<br><br>BUG=b:74392818<br>TEST=None<br><br>Change-Id: I2e63ea0b27ef58038e5a37949c31a808989c98c2<br>Signed-off-by: Justin TerAvest <teravest@chromium.org><br>---<br>M src/mainboard/google/octopus/variants/baseboard/memory.c<br>1 file changed, 57 insertions(+), 2 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/63/25063/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/mainboard/google/octopus/variants/baseboard/memory.c b/src/mainboard/google/octopus/variants/baseboard/memory.c</span><br><span>index 887d552..303241f 100644</span><br><span>--- a/src/mainboard/google/octopus/variants/baseboard/memory.c</span><br><span>+++ b/src/mainboard/google/octopus/variants/baseboard/memory.c</span><br><span>@@ -63,12 +63,67 @@</span><br><span> };</span><br><span> </span><br><span> static const struct lpddr4_sku skus[] = {</span><br><span style="color: hsl(0, 100%, 40%);">- /* K4F8E304HB-MGCH - both logical channels  */</span><br><span style="color: hsl(120, 100%, 40%);">+        /*</span><br><span style="color: hsl(120, 100%, 40%);">+     * K4F6E304HB-MGCJ - both logical channels While the parts</span><br><span style="color: hsl(120, 100%, 40%);">+     * are listed at 16Gb there are 2 ranks per channel so indicate</span><br><span style="color: hsl(120, 100%, 40%);">+        * the density as 8Gb per rank.</span><br><span style="color: hsl(120, 100%, 40%);">+        */</span><br><span>  [0] = {</span><br><span>              .speed = LP4_SPEED_2400,</span><br><span>             .ch0_rank_density = LP4_8Gb_DENSITY,</span><br><span>                 .ch1_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(0, 100%, 40%);">-            .part_num = "K4F8E304HB-MGCH",</span><br><span style="color: hsl(120, 100%, 40%);">+              .ch0_dual_rank = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+           .ch1_dual_rank = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+           .part_num = "K4F6E304HB-MGCJ",</span><br><span style="color: hsl(120, 100%, 40%);">+      },</span><br><span style="color: hsl(120, 100%, 40%);">+    /* K4F8E304HB-MGCJ - both logical channels  */</span><br><span style="color: hsl(120, 100%, 40%);">+        [1] = {</span><br><span style="color: hsl(120, 100%, 40%);">+               .speed = LP4_SPEED_2400,</span><br><span style="color: hsl(120, 100%, 40%);">+              .ch0_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .ch1_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .part_num = "K4F8E304HB-MGCJ",</span><br><span style="color: hsl(120, 100%, 40%);">+      },</span><br><span style="color: hsl(120, 100%, 40%);">+    /*</span><br><span style="color: hsl(120, 100%, 40%);">+     * MT53B512M32D2NP-062WT:C - both logical channels. While the parts</span><br><span style="color: hsl(120, 100%, 40%);">+    * are listed at 16Gb there are 2 ranks per channel so indicate</span><br><span style="color: hsl(120, 100%, 40%);">+        * the density as 8Gb per rank.</span><br><span style="color: hsl(120, 100%, 40%);">+        */</span><br><span style="color: hsl(120, 100%, 40%);">+   [2] = {</span><br><span style="color: hsl(120, 100%, 40%);">+               .speed = LP4_SPEED_2400,</span><br><span style="color: hsl(120, 100%, 40%);">+              .ch0_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .ch1_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .ch0_dual_rank = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+           .ch1_dual_rank = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+           .part_num = "MT53B512M32D2NP",</span><br><span style="color: hsl(120, 100%, 40%);">+              .disable_periodic_retraining = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+     },</span><br><span style="color: hsl(120, 100%, 40%);">+    /* MT53B256M32D1NP-062 WT:C - both logical channels */</span><br><span style="color: hsl(120, 100%, 40%);">+        [3] = {</span><br><span style="color: hsl(120, 100%, 40%);">+               .speed = LP4_SPEED_2400,</span><br><span style="color: hsl(120, 100%, 40%);">+              .ch0_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .ch1_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .part_num = "MT53B256M32D1NP",</span><br><span style="color: hsl(120, 100%, 40%);">+              .disable_periodic_retraining = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+     },</span><br><span style="color: hsl(120, 100%, 40%);">+    /*</span><br><span style="color: hsl(120, 100%, 40%);">+     * H9HCNNNBPUMLHR-NLE - both logical channels. While the parts</span><br><span style="color: hsl(120, 100%, 40%);">+         * are listed at 16Gb there are 2 ranks per channel so indicate the</span><br><span style="color: hsl(120, 100%, 40%);">+    * density as 8Gb per rank.</span><br><span style="color: hsl(120, 100%, 40%);">+    */</span><br><span style="color: hsl(120, 100%, 40%);">+   [4] = {</span><br><span style="color: hsl(120, 100%, 40%);">+               .speed = LP4_SPEED_2400,</span><br><span style="color: hsl(120, 100%, 40%);">+              .ch0_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .ch1_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .ch0_dual_rank = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+           .ch1_dual_rank = 1,</span><br><span style="color: hsl(120, 100%, 40%);">+           .part_num = "H9HCNNNBPUMLHR",</span><br><span style="color: hsl(120, 100%, 40%);">+       },</span><br><span style="color: hsl(120, 100%, 40%);">+    /* H9HCNNN8KUMLHR-NLE - both logical channels */</span><br><span style="color: hsl(120, 100%, 40%);">+      [5] = {</span><br><span style="color: hsl(120, 100%, 40%);">+               .speed = LP4_SPEED_2400,</span><br><span style="color: hsl(120, 100%, 40%);">+              .ch0_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .ch1_rank_density = LP4_8Gb_DENSITY,</span><br><span style="color: hsl(120, 100%, 40%);">+          .part_num = "H9HCNNN8KUMLHR",</span><br><span>      },</span><br><span> };</span><br><span> </span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/25063">change 25063</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/25063"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I2e63ea0b27ef58038e5a37949c31a808989c98c2 </div>
<div style="display:none"> Gerrit-Change-Number: 25063 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Justin TerAvest <teravest@chromium.org> </div>