<p><a href="https://review.coreboot.org/24996">View Change</a></p><p>3 comments:</p><ul style="list-style: none; padding: 0;"><li style="margin: 0; padding: 0;"><p><a href="https://review.coreboot.org/#/c/24996/1/src/mainboard/google/poppy/ramstage.c">File src/mainboard/google/poppy/ramstage.c:</a></p><ul style="list-style: none; padding: 0;"><li style="margin: 0; padding: 0 0 0 16px;"><p style="margin-bottom: 4px;"><a href="https://review.coreboot.org/#/c/24996/1/src/mainboard/google/poppy/ramstage.c@28">Patch Set #1, Line 28:</a> <code style="font-family:monospace,monospace">board_sku_id</code></p><p style="white-space: pre-wrap; word-wrap: break-word;">This should be moved under mainboard/google/poppy/variants/nami/.</p></li><li style="margin: 0; padding: 0 0 0 16px;"><p style="margin-bottom: 4px;"><a href="https://review.coreboot.org/#/c/24996/1/src/mainboard/google/poppy/ramstage.c@48">Patch Set #1, Line 48:</a> <code style="font-family:monospace,monospace">mainboard_devtree_update</code></p><p style="white-space: pre-wrap; word-wrap: break-word;">Do you intend to do this before FSP-S is run? </p><p style="white-space: pre-wrap; word-wrap: break-word;">If yes, then you can add a call in mainboard_silicon_init_params to do variant_silicon_init_params(FSP_SIL_UPD *params) and handle enabling/disabling of ports there.</p><p style="white-space: pre-wrap; word-wrap: break-word;">If no, then you can keep the ports enabled in devicetree.cb for nami and handle it in something like mainboard/google/poppy/variants/nami/pl2.c. Though, you will have to rename pl2.c to something like device.c.</p></li></ul></li><li style="margin: 0; padding: 0;"><p><a href="https://review.coreboot.org/#/c/24996/1/src/soc/intel/skylake/chip_fsp20.c">File src/soc/intel/skylake/chip_fsp20.c:</a></p><ul style="list-style: none; padding: 0;"><li style="margin: 0; padding: 0 0 0 16px;"><p style="margin-bottom: 4px;"><a href="https://review.coreboot.org/#/c/24996/1/src/soc/intel/skylake/chip_fsp20.c@105">Patch Set #1, Line 105:</a> <code style="font-family:monospace,monospace">mainboard_devtree_update</code></p><p style="white-space: pre-wrap; word-wrap: break-word;">There is no need to add a callback from SoC code. This can be handled completely in mainboard/variant-specific code.</p></li></ul></li></ul><p>To view, visit <a href="https://review.coreboot.org/24996">change 24996</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/24996"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: comment </div>
<div style="display:none"> Gerrit-Change-Id: I42dd177de8c49cf3c122c2ebb1fcf42e5ba4cd75 </div>
<div style="display:none"> Gerrit-Change-Number: 24996 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Amanda Hwang <amanda_hwang@compal.corp-partner.google.com> </div>
<div style="display:none"> Gerrit-Reviewer: Daisuke Nojiri <dnojiri@chromium.org> </div>
<div style="display:none"> Gerrit-Reviewer: Furquan Shaikh <furquan@google.com> </div>
<div style="display:none"> Gerrit-Reviewer: Jimmy M Wang <jimmym_wang@compal.corp-partner.google.com> </div>
<div style="display:none"> Gerrit-Reviewer: Van Chen <van_chen@compal.corp-partner.google.com> </div>
<div style="display:none"> Gerrit-Reviewer: build bot (Jenkins) <no-reply@coreboot.org> </div>
<div style="display:none"> Gerrit-Comment-Date: Mon, 05 Mar 2018 15:00:58 +0000 </div>
<div style="display:none"> Gerrit-HasComments: Yes </div>
<div style="display:none"> Gerrit-HasLabels: No </div>