<p>Tristan Corrick has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/24971">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">mainboard: Add ASUS Maximus IV GENE-Z<br><br>Tested with GRUB 2.02 as a payload, booting Debian GNU/Linux 9.3 with<br>kernel 4.9. This code is based on the output of autoport.<br><br>Working:<br> - S3 suspend/resume<br> - USB<br> - Gigabit Ethernet<br> - integrated graphics<br> - PCIe<br> - SATA<br> - eSATA<br> - PS/2 port (only a mouse has been tested)<br> - hardware monitor<br> - onboard audio<br> - front panel audio<br> - native raminit (2 x 4GB + 2 x 8GB, DDR3-1333)<br> - native graphics init with libgfxinit<br> - EHCI debug. The debug port is the port closest to the HDMI port.<br> - flashrom, using the internal programmer. Tested with coreboot,<br>   untested with the vendor firmware.<br> - NVRAM settings. Only `gfx_uma_size` and `debug_level` have been<br>   tested with values different from the default.<br><br>Untested:<br> - VGA BIOS for graphics init<br> - PCIe graphics<br> - S/PDIF audio<br><br>Not working:<br> - "clear CMOS" button<br><br>The CPUTIN sensor on the Super I/O is not connected. The PECI agent is<br>likely connected instead to give CPU temperature readings. However,<br>there does not appear to be enough information in the publicly available<br>datasheets to fully set up the PECI agent. As a result, there is<br>currently no accurate, automatic fan control via the Super I/O.<br><br>Change-Id: I1fc7940bb139623a5a0fde984c023deca9b551f2<br>Signed-off-by: Tristan Corrick <tristan@corrick.kiwi><br>---<br>A src/mainboard/asus/maximus_iv_gene-z/Kconfig<br>A src/mainboard/asus/maximus_iv_gene-z/Kconfig.name<br>A src/mainboard/asus/maximus_iv_gene-z/Makefile.inc<br>A src/mainboard/asus/maximus_iv_gene-z/acpi/ec.asl<br>A src/mainboard/asus/maximus_iv_gene-z/acpi/platform.asl<br>A src/mainboard/asus/maximus_iv_gene-z/acpi/superio.asl<br>A src/mainboard/asus/maximus_iv_gene-z/acpi_tables.c<br>A src/mainboard/asus/maximus_iv_gene-z/board_info.txt<br>A src/mainboard/asus/maximus_iv_gene-z/cmos.default<br>A src/mainboard/asus/maximus_iv_gene-z/cmos.layout<br>A src/mainboard/asus/maximus_iv_gene-z/devicetree.cb<br>A src/mainboard/asus/maximus_iv_gene-z/dsdt.asl<br>A src/mainboard/asus/maximus_iv_gene-z/gma-mainboard.ads<br>A src/mainboard/asus/maximus_iv_gene-z/gpio.c<br>A src/mainboard/asus/maximus_iv_gene-z/hda_verb.c<br>A src/mainboard/asus/maximus_iv_gene-z/mainboard.c<br>A src/mainboard/asus/maximus_iv_gene-z/romstage.c<br>17 files changed, 772 insertions(+), 0 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/71/24971/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/Kconfig b/src/mainboard/asus/maximus_iv_gene-z/Kconfig</span><br><span>new file mode 100644</span><br><span>index 0000000..eacf92e</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/Kconfig</span><br><span>@@ -0,0 +1,67 @@</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+## it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+## the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+## (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+## but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+## GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+if BOARD_ASUS_MAXIMUS_IV_GENE_Z</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config BOARD_SPECIFIC_OPTIONS</span><br><span style="color: hsl(120, 100%, 40%);">+  def_bool y</span><br><span style="color: hsl(120, 100%, 40%);">+    select BOARD_ROMSIZE_KB_8192</span><br><span style="color: hsl(120, 100%, 40%);">+  select CPU_INTEL_SOCKET_LGA1155</span><br><span style="color: hsl(120, 100%, 40%);">+       select HAVE_ACPI_RESUME</span><br><span style="color: hsl(120, 100%, 40%);">+       select HAVE_ACPI_TABLES</span><br><span style="color: hsl(120, 100%, 40%);">+       select HAVE_OPTION_TABLE</span><br><span style="color: hsl(120, 100%, 40%);">+      select HAVE_CMOS_DEFAULT</span><br><span style="color: hsl(120, 100%, 40%);">+      select INTEL_INT15</span><br><span style="color: hsl(120, 100%, 40%);">+    select MAINBOARD_HAS_LIBGFXINIT</span><br><span style="color: hsl(120, 100%, 40%);">+       select NORTHBRIDGE_INTEL_SANDYBRIDGE</span><br><span style="color: hsl(120, 100%, 40%);">+  select SERIRQ_CONTINUOUS_MODE</span><br><span style="color: hsl(120, 100%, 40%);">+ select SOUTHBRIDGE_INTEL_BD82X6X</span><br><span style="color: hsl(120, 100%, 40%);">+      select SUPERIO_NUVOTON_NCT6776</span><br><span style="color: hsl(120, 100%, 40%);">+        select USE_NATIVE_RAMINIT</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config HAVE_IFD_BIN</span><br><span style="color: hsl(120, 100%, 40%);">+      bool</span><br><span style="color: hsl(120, 100%, 40%);">+  default n</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_DIR</span><br><span style="color: hsl(120, 100%, 40%);">+     string</span><br><span style="color: hsl(120, 100%, 40%);">+        default asus/maximus_iv_gene-z</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_PART_NUMBER</span><br><span style="color: hsl(120, 100%, 40%);">+        string</span><br><span style="color: hsl(120, 100%, 40%);">+        default "Maximus IV GENE-Z"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config VGA_BIOS_ID</span><br><span style="color: hsl(120, 100%, 40%);">+   string</span><br><span style="color: hsl(120, 100%, 40%);">+        default "8086,0112"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID</span><br><span style="color: hsl(120, 100%, 40%);">+     hex</span><br><span style="color: hsl(120, 100%, 40%);">+   default 0x844d</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID</span><br><span style="color: hsl(120, 100%, 40%);">+    hex</span><br><span style="color: hsl(120, 100%, 40%);">+   default 0x1043</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config MAX_CPUS</span><br><span style="color: hsl(120, 100%, 40%);">+     int</span><br><span style="color: hsl(120, 100%, 40%);">+   default 8</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+config USBDEBUG_HCD_INDEX</span><br><span style="color: hsl(120, 100%, 40%);">+        int</span><br><span style="color: hsl(120, 100%, 40%);">+   default 1</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+endif</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/Kconfig.name b/src/mainboard/asus/maximus_iv_gene-z/Kconfig.name</span><br><span>new file mode 100644</span><br><span>index 0000000..303c37f</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/Kconfig.name</span><br><span>@@ -0,0 +1,2 @@</span><br><span style="color: hsl(120, 100%, 40%);">+config BOARD_ASUS_MAXIMUS_IV_GENE_Z</span><br><span style="color: hsl(120, 100%, 40%);">+      bool "Maximus IV GENE-Z"</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/Makefile.inc b/src/mainboard/asus/maximus_iv_gene-z/Makefile.inc</span><br><span>new file mode 100644</span><br><span>index 0000000..f81e828</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/Makefile.inc</span><br><span>@@ -0,0 +1,18 @@</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+## it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+## the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+## (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+## but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+## GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+romstage-y += gpio.c</span><br><span style="color: hsl(120, 100%, 40%);">+ramstage-$(CONFIG_MAINBOARD_USE_LIBGFXINIT) += gma-mainboard.ads</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/acpi/ec.asl b/src/mainboard/asus/maximus_iv_gene-z/acpi/ec.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..e69de29</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/acpi/ec.asl</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/acpi/platform.asl b/src/mainboard/asus/maximus_iv_gene-z/acpi/platform.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..adaf51a</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/acpi/platform.asl</span><br><span>@@ -0,0 +1,24 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+Method(_WAK, 1)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+  Return (Package() { 0, 0 })</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+Method(_PTS, 1)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/acpi/superio.asl b/src/mainboard/asus/maximus_iv_gene-z/acpi/superio.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..ab41034</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/acpi/superio.asl</span><br><span>@@ -0,0 +1,17 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2018 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <drivers/pc80/pc/ps2_controller.asl></span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/acpi_tables.c b/src/mainboard/asus/maximus_iv_gene-z/acpi_tables.c</span><br><span>new file mode 100644</span><br><span>index 0000000..1a584e0</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/acpi_tables.c</span><br><span>@@ -0,0 +1,21 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/bd82x6x/nvs.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void acpi_create_gnvs(global_nvs_t *gnvs)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/board_info.txt b/src/mainboard/asus/maximus_iv_gene-z/board_info.txt</span><br><span>new file mode 100644</span><br><span>index 0000000..f21e0da</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/board_info.txt</span><br><span>@@ -0,0 +1,7 @@</span><br><span style="color: hsl(120, 100%, 40%);">+Category: desktop</span><br><span style="color: hsl(120, 100%, 40%);">+Board URL: https://www.asus.com/ROG-Republic-Of-Gamers/MAXIMUS_IV_GENEZ/</span><br><span style="color: hsl(120, 100%, 40%);">+ROM package: DIP-8</span><br><span style="color: hsl(120, 100%, 40%);">+ROM protocol: SPI</span><br><span style="color: hsl(120, 100%, 40%);">+ROM socketed: y</span><br><span style="color: hsl(120, 100%, 40%);">+Flashrom support: y</span><br><span style="color: hsl(120, 100%, 40%);">+Release year: 2011</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/cmos.default b/src/mainboard/asus/maximus_iv_gene-z/cmos.default</span><br><span>new file mode 100644</span><br><span>index 0000000..b94014e</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/cmos.default</span><br><span>@@ -0,0 +1,7 @@</span><br><span style="color: hsl(120, 100%, 40%);">+boot_option=Fallback</span><br><span style="color: hsl(120, 100%, 40%);">+debug_level=Spew</span><br><span style="color: hsl(120, 100%, 40%);">+gfx_uma_size=64M</span><br><span style="color: hsl(120, 100%, 40%);">+hyper_threading=Enable</span><br><span style="color: hsl(120, 100%, 40%);">+nmi=Enable</span><br><span style="color: hsl(120, 100%, 40%);">+power_on_after_fail=Disable</span><br><span style="color: hsl(120, 100%, 40%);">+sata_mode=AHCI</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/cmos.layout b/src/mainboard/asus/maximus_iv_gene-z/cmos.layout</span><br><span>new file mode 100644</span><br><span>index 0000000..9eca23e</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/cmos.layout</span><br><span>@@ -0,0 +1,117 @@</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2007-2008 coresystems GmbH</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2014 Vladimir Serbinenko</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is free software; you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+## it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+## the Free Software Foundation; version 2 of the License.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+## but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+## GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+entries</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register A</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register B</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register C</span><br><span style="color: hsl(120, 100%, 40%);">+#96           4       r       0        status_c_rsvd</span><br><span style="color: hsl(120, 100%, 40%);">+#100          1       r       0        uf_flag</span><br><span style="color: hsl(120, 100%, 40%);">+#101          1       r       0        af_flag</span><br><span style="color: hsl(120, 100%, 40%);">+#102          1       r       0        pf_flag</span><br><span style="color: hsl(120, 100%, 40%);">+#103          1       r       0        irqf_flag</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Status Register D</span><br><span style="color: hsl(120, 100%, 40%);">+#104          7       r       0        status_d_rsvd</span><br><span style="color: hsl(120, 100%, 40%);">+#111          1       r       0        valid_cmos_ram</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# Diagnostic Status Register</span><br><span style="color: hsl(120, 100%, 40%);">+#112          8       r       0        diag_rsvd1</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+0            120     r       0        reserved_memory</span><br><span style="color: hsl(120, 100%, 40%);">+#120          264     r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# RTC_BOOT_BYTE (coreboot hardcoded)</span><br><span style="color: hsl(120, 100%, 40%);">+384          1       e       3        boot_option</span><br><span style="color: hsl(120, 100%, 40%);">+388          4       h       0        reboot_counter</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: console</span><br><span style="color: hsl(120, 100%, 40%);">+#392          3       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+395          4       e       4        debug_level</span><br><span style="color: hsl(120, 100%, 40%);">+#399          1       r       0        unused</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#400         8       r       0        reserved for century byte</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: southbridge</span><br><span style="color: hsl(120, 100%, 40%);">+408          1       e       1        nmi</span><br><span style="color: hsl(120, 100%, 40%);">+409          2       e       5        power_on_after_fail</span><br><span style="color: hsl(120, 100%, 40%);">+411          1       e       6        sata_mode</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: northbridge</span><br><span style="color: hsl(120, 100%, 40%);">+412          3       e       7        gfx_uma_size</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: cpu</span><br><span style="color: hsl(120, 100%, 40%);">+415          1       e       2        hyper_threading</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# SandyBridge MRC Scrambler Seed values</span><br><span style="color: hsl(120, 100%, 40%);">+896          32      r       0        mrc_scrambler_seed</span><br><span style="color: hsl(120, 100%, 40%);">+928          32      r       0        mrc_scrambler_seed_s3</span><br><span style="color: hsl(120, 100%, 40%);">+960          16      r       0        mrc_scrambler_seed_chk</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# coreboot config options: check sums</span><br><span style="color: hsl(120, 100%, 40%);">+984          16      h       0        check_sum</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+enumerations</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#ID value   text</span><br><span style="color: hsl(120, 100%, 40%);">+1     0     Disable</span><br><span style="color: hsl(120, 100%, 40%);">+1     1     Enable</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+2     0     Enable</span><br><span style="color: hsl(120, 100%, 40%);">+2     1     Disable</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+3     0     Fallback</span><br><span style="color: hsl(120, 100%, 40%);">+3     1     Normal</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+4     0     Emergency</span><br><span style="color: hsl(120, 100%, 40%);">+4     1     Alert</span><br><span style="color: hsl(120, 100%, 40%);">+4     2     Critical</span><br><span style="color: hsl(120, 100%, 40%);">+4     3     Error</span><br><span style="color: hsl(120, 100%, 40%);">+4     4     Warning</span><br><span style="color: hsl(120, 100%, 40%);">+4     5     Notice</span><br><span style="color: hsl(120, 100%, 40%);">+4     6     Info</span><br><span style="color: hsl(120, 100%, 40%);">+4     7     Debug</span><br><span style="color: hsl(120, 100%, 40%);">+4     8     Spew</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+5     0     Disable</span><br><span style="color: hsl(120, 100%, 40%);">+5     1     Enable</span><br><span style="color: hsl(120, 100%, 40%);">+5     2     Keep</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+6     0     AHCI</span><br><span style="color: hsl(120, 100%, 40%);">+6     1     Compatible</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+7     0     32M</span><br><span style="color: hsl(120, 100%, 40%);">+7     1     64M</span><br><span style="color: hsl(120, 100%, 40%);">+7     2     96M</span><br><span style="color: hsl(120, 100%, 40%);">+7     3     128M</span><br><span style="color: hsl(120, 100%, 40%);">+7     4     160M</span><br><span style="color: hsl(120, 100%, 40%);">+7     5     192M</span><br><span style="color: hsl(120, 100%, 40%);">+7     6     224M</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+# -----------------------------------------------------------------</span><br><span style="color: hsl(120, 100%, 40%);">+checksums</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+checksum 392 415 984</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/devicetree.cb b/src/mainboard/asus/maximus_iv_gene-z/devicetree.cb</span><br><span>new file mode 100644</span><br><span>index 0000000..1864a7f</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/devicetree.cb</span><br><span>@@ -0,0 +1,114 @@</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## Copyright (C) 2017–2018 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+## it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+## the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+## (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+## This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+## but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+## GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+##</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+chip northbridge/intel/sandybridge</span><br><span style="color: hsl(120, 100%, 40%);">+ device cpu_cluster 0 on</span><br><span style="color: hsl(120, 100%, 40%);">+               chip cpu/intel/socket_LGA1155</span><br><span style="color: hsl(120, 100%, 40%);">+                 device lapic 0 on end</span><br><span style="color: hsl(120, 100%, 40%);">+         end</span><br><span style="color: hsl(120, 100%, 40%);">+           chip cpu/intel/model_206ax</span><br><span style="color: hsl(120, 100%, 40%);">+                    register "c1_acpower" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c1_battery" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c2_acpower" = "3"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c2_battery" = "3"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c3_acpower" = "5"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "c3_battery" = "5"</span><br><span style="color: hsl(120, 100%, 40%);">+                       device lapic 0xacac off end</span><br><span style="color: hsl(120, 100%, 40%);">+           end</span><br><span style="color: hsl(120, 100%, 40%);">+   end</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+ device domain 0 on</span><br><span style="color: hsl(120, 100%, 40%);">+            subsystemid 0x1043 0x844d inherit</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+           device pci 00.0 on end # Host bridge</span><br><span style="color: hsl(120, 100%, 40%);">+          device pci 01.0 on end # PCIe bridge for discrete graphics</span><br><span style="color: hsl(120, 100%, 40%);">+            device pci 02.0 on end # VGA controller</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+             chip southbridge/intel/bd82x6x</span><br><span style="color: hsl(120, 100%, 40%);">+                        register "c2_latency" = "101"</span><br><span style="color: hsl(120, 100%, 40%);">+                     register "gen1_dec" = "0x00000295" # Super I/O HWM</span><br><span style="color: hsl(120, 100%, 40%);">+                        register "p_cnt_throttling_supported" = "1"</span><br><span style="color: hsl(120, 100%, 40%);">+                       register "sata_port_map" = "0x3f"</span><br><span style="color: hsl(120, 100%, 40%);">+                 register "spi_lvscc" = "0x2005"</span><br><span style="color: hsl(120, 100%, 40%);">+                   register "spi_uvscc" = "0x2005"</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+                 device pci 16.0 on  end # Management Engine Interface 1</span><br><span style="color: hsl(120, 100%, 40%);">+                       device pci 16.1 off end # Management Engine Interface 2</span><br><span style="color: hsl(120, 100%, 40%);">+                       device pci 16.2 off end # Management Engine IDE-R</span><br><span style="color: hsl(120, 100%, 40%);">+                     device pci 16.3 off end # Management Engine KT</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 19.0 on      # Intel Gigabit Ethernet</span><br><span style="color: hsl(120, 100%, 40%);">+                              subsystemid 0x1043 0x849c</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1a.0 on  end # USB2 EHCI #2</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1b.0 on      # HD audio controller</span><br><span style="color: hsl(120, 100%, 40%);">+                         subsystemid 0x1043 0x84dc</span><br><span style="color: hsl(120, 100%, 40%);">+                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1c.0 on  end # PCIe port #1</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1c.1 off end # PCIe port #2</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1c.2 off end # PCIe port #3</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1c.3 off end # PCIe port #4</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1c.4 on  end # PCIe port #5</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1c.5 on  end # PCIe port #6</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1c.6 on  end # PCIe port #7</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1c.7 off end # PCIe port #8</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1d.0 on  end # USB2 EHCI #1</span><br><span style="color: hsl(120, 100%, 40%);">+                        device pci 1e.0 off end # PCI bridge</span><br><span style="color: hsl(120, 100%, 40%);">+                  device pci 1f.0 on      # LPC bridge</span><br><span style="color: hsl(120, 100%, 40%);">+                          chip superio/nuvoton/nct6776</span><br><span style="color: hsl(120, 100%, 40%);">+                                  device pnp 2e.0   off end # Floppy</span><br><span style="color: hsl(120, 100%, 40%);">+                                    device pnp 2e.1   off end # Parallel</span><br><span style="color: hsl(120, 100%, 40%);">+                                  device pnp 2e.2   off end # UART A</span><br><span style="color: hsl(120, 100%, 40%);">+                                    device pnp 2e.3   off end # UART B, IR</span><br><span style="color: hsl(120, 100%, 40%);">+                                        device pnp 2e.5   on      # PS/2 KBC</span><br><span style="color: hsl(120, 100%, 40%);">+                                          io  0x60 = 0x0060</span><br><span style="color: hsl(120, 100%, 40%);">+                                             io  0x62 = 0x0064</span><br><span style="color: hsl(120, 100%, 40%);">+                                             irq 0x70 = 1      # Keyboard</span><br><span style="color: hsl(120, 100%, 40%);">+                                          irq 0x72 = 12     # Mouse</span><br><span style="color: hsl(120, 100%, 40%);">+                                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.6   off end # CIR</span><br><span style="color: hsl(120, 100%, 40%);">+                                       device pnp 2e.7   off end # GPIO8</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.107 off end # GPIO9</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.8   off end # WDT</span><br><span style="color: hsl(120, 100%, 40%);">+                                       device pnp 2e.108 off end # GPIO0</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.208 off end # GPIOA</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.308 off end # GPIO base</span><br><span style="color: hsl(120, 100%, 40%);">+                                 device pnp 2e.109 off end # GPIO1</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.209 off end # GPIO2</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.309 off end # GPIO3</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.409 off end # GPIO4</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.509 off end # GPIO5</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.609 off end # GPIO6</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.709 off end # GPIO7</span><br><span style="color: hsl(120, 100%, 40%);">+                                     device pnp 2e.a   off end # ACPI</span><br><span style="color: hsl(120, 100%, 40%);">+                                      device pnp 2e.b   on      # HWM, LED</span><br><span style="color: hsl(120, 100%, 40%);">+                                          io  0x60 = 0x0290</span><br><span style="color: hsl(120, 100%, 40%);">+                                             io  0x62 = 0x0200</span><br><span style="color: hsl(120, 100%, 40%);">+                                     end</span><br><span style="color: hsl(120, 100%, 40%);">+                                   device pnp 2e.d   off end # VID</span><br><span style="color: hsl(120, 100%, 40%);">+                                       device pnp 2e.e   off end # CIR wake-up</span><br><span style="color: hsl(120, 100%, 40%);">+                                       device pnp 2e.f   off end # GPIO PP/OD</span><br><span style="color: hsl(120, 100%, 40%);">+                                        device pnp 2e.14  off end # SVID</span><br><span style="color: hsl(120, 100%, 40%);">+                                      device pnp 2e.16  off end # Deep sleep</span><br><span style="color: hsl(120, 100%, 40%);">+                                        device pnp 2e.17  off end # GPIOA</span><br><span style="color: hsl(120, 100%, 40%);">+                             end</span><br><span style="color: hsl(120, 100%, 40%);">+                   end</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.2 on  end # SATA controller 1</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.3 on  end # SMBus</span><br><span style="color: hsl(120, 100%, 40%);">+                       device pci 1f.5 off end # SATA controller 2</span><br><span style="color: hsl(120, 100%, 40%);">+                   device pci 1f.6 off end # Thermal</span><br><span style="color: hsl(120, 100%, 40%);">+             end</span><br><span style="color: hsl(120, 100%, 40%);">+   end</span><br><span style="color: hsl(120, 100%, 40%);">+end</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/dsdt.asl b/src/mainboard/asus/maximus_iv_gene-z/dsdt.asl</span><br><span>new file mode 100644</span><br><span>index 0000000..60cbde3</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/dsdt.asl</span><br><span>@@ -0,0 +1,41 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+DefinitionBlock(</span><br><span style="color: hsl(120, 100%, 40%);">+  "dsdt.aml",</span><br><span style="color: hsl(120, 100%, 40%);">+ "DSDT",</span><br><span style="color: hsl(120, 100%, 40%);">+     0x03,           /* DSDT Revision: ACPI v3.0 */</span><br><span style="color: hsl(120, 100%, 40%);">+        "COREv4",     /* OEM ID */</span><br><span style="color: hsl(120, 100%, 40%);">+  "COREBOOT",   /* OEM Table ID */</span><br><span style="color: hsl(120, 100%, 40%);">+    0x20171231      /* OEM Revision */</span><br><span style="color: hsl(120, 100%, 40%);">+)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+      #include "acpi/platform.asl"</span><br><span style="color: hsl(120, 100%, 40%);">+        #include <cpu/intel/model_206ax/acpi/cpu.asl></span><br><span style="color: hsl(120, 100%, 40%);">+   #include <southbridge/intel/bd82x6x/acpi/platform.asl></span><br><span style="color: hsl(120, 100%, 40%);">+  #include <southbridge/intel/bd82x6x/acpi/globalnvs.asl></span><br><span style="color: hsl(120, 100%, 40%);">+ #include <southbridge/intel/bd82x6x/acpi/sleepstates.asl></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     Scope (\_SB)</span><br><span style="color: hsl(120, 100%, 40%);">+  {</span><br><span style="color: hsl(120, 100%, 40%);">+             Device (PCI0)</span><br><span style="color: hsl(120, 100%, 40%);">+         {</span><br><span style="color: hsl(120, 100%, 40%);">+             #include <northbridge/intel/sandybridge/acpi/sandybridge.asl></span><br><span style="color: hsl(120, 100%, 40%);">+           #include <drivers/intel/gma/acpi/default_brightness_levels.asl></span><br><span style="color: hsl(120, 100%, 40%);">+         #include <southbridge/intel/bd82x6x/acpi/pch.asl></span><br><span style="color: hsl(120, 100%, 40%);">+               }</span><br><span style="color: hsl(120, 100%, 40%);">+     }</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/gma-mainboard.ads b/src/mainboard/asus/maximus_iv_gene-z/gma-mainboard.ads</span><br><span>new file mode 100644</span><br><span>index 0000000..a8b0a47</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/gma-mainboard.ads</span><br><span>@@ -0,0 +1,29 @@</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+-- it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+-- the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+-- (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+-- This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+-- but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+-- MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+-- GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+--</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+with HW.GFX.GMA;</span><br><span style="color: hsl(120, 100%, 40%);">+with HW.GFX.GMA.Display_Probing;</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+use HW.GFX.GMA;</span><br><span style="color: hsl(120, 100%, 40%);">+use HW.GFX.GMA.Display_Probing;</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+private package GMA.Mainboard is</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+   ports : constant Port_List :=</span><br><span style="color: hsl(120, 100%, 40%);">+     (HDMI3,</span><br><span style="color: hsl(120, 100%, 40%);">+      others => Disabled);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+end GMA.Mainboard;</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/gpio.c b/src/mainboard/asus/maximus_iv_gene-z/gpio.c</span><br><span>new file mode 100644</span><br><span>index 0000000..5a2aabe</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/gpio.c</span><br><span>@@ -0,0 +1,149 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/common/gpio.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_mode = {</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio0  = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio1  = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio6  = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio7  = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio8  = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio11 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio13 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio15 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio16 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio17 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio22 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio24 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio27 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio28 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio29 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio31 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_direction = {</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio0  = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio1  = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio6  = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio7  = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio8  = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio11 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio13 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio15 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio16 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio17 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio22 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio24 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio27 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio28 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio29 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio31 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_level = {</span><br><span style="color: hsl(120, 100%, 40%);">+   .gpio24 = GPIO_LEVEL_LOW,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio28 = GPIO_LEVEL_LOW,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio29 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio31 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_reset = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_invert = {</span><br><span style="color: hsl(120, 100%, 40%);">+ .gpio1  = GPIO_INVERT,</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio7  = GPIO_INVERT,</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio8  = GPIO_INVERT,</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio11 = GPIO_INVERT,</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio13 = GPIO_INVERT,</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio15 = GPIO_INVERT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set1 pch_gpio_set1_blink = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_mode = {</span><br><span style="color: hsl(120, 100%, 40%);">+       .gpio32 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio33 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio34 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio38 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio39 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio48 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio49 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio57 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_direction = {</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio32 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio33 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio34 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio38 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio39 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio48 = GPIO_DIR_OUTPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio49 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio57 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_level = {</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio32 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio33 = GPIO_LEVEL_HIGH,</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio48 = GPIO_LEVEL_LOW,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set2 pch_gpio_set2_reset = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_mode = {</span><br><span style="color: hsl(120, 100%, 40%);">+    .gpio68 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio69 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio72 = GPIO_MODE_GPIO,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_direction = {</span><br><span style="color: hsl(120, 100%, 40%);">+        .gpio68 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio69 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+     .gpio72 = GPIO_DIR_INPUT,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_level = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static const struct pch_gpio_set3 pch_gpio_set3_reset = {</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const struct pch_gpio_map mainboard_gpio_map = {</span><br><span style="color: hsl(120, 100%, 40%);">+   .set1 = {</span><br><span style="color: hsl(120, 100%, 40%);">+             .mode           = &pch_gpio_set1_mode,</span><br><span style="color: hsl(120, 100%, 40%);">+            .direction      = &pch_gpio_set1_direction,</span><br><span style="color: hsl(120, 100%, 40%);">+               .level          = &pch_gpio_set1_level,</span><br><span style="color: hsl(120, 100%, 40%);">+           .blink          = &pch_gpio_set1_blink,</span><br><span style="color: hsl(120, 100%, 40%);">+           .invert         = &pch_gpio_set1_invert,</span><br><span style="color: hsl(120, 100%, 40%);">+          .reset          = &pch_gpio_set1_reset,</span><br><span style="color: hsl(120, 100%, 40%);">+   },</span><br><span style="color: hsl(120, 100%, 40%);">+    .set2 = {</span><br><span style="color: hsl(120, 100%, 40%);">+             .mode           = &pch_gpio_set2_mode,</span><br><span style="color: hsl(120, 100%, 40%);">+            .direction      = &pch_gpio_set2_direction,</span><br><span style="color: hsl(120, 100%, 40%);">+               .level          = &pch_gpio_set2_level,</span><br><span style="color: hsl(120, 100%, 40%);">+           .reset          = &pch_gpio_set2_reset,</span><br><span style="color: hsl(120, 100%, 40%);">+   },</span><br><span style="color: hsl(120, 100%, 40%);">+    .set3 = {</span><br><span style="color: hsl(120, 100%, 40%);">+             .mode           = &pch_gpio_set3_mode,</span><br><span style="color: hsl(120, 100%, 40%);">+            .direction      = &pch_gpio_set3_direction,</span><br><span style="color: hsl(120, 100%, 40%);">+               .level          = &pch_gpio_set3_level,</span><br><span style="color: hsl(120, 100%, 40%);">+           .reset          = &pch_gpio_set3_reset,</span><br><span style="color: hsl(120, 100%, 40%);">+   },</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/hda_verb.c b/src/mainboard/asus/maximus_iv_gene-z/hda_verb.c</span><br><span>new file mode 100644</span><br><span>index 0000000..3b8eeff</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/hda_verb.c</span><br><span>@@ -0,0 +1,51 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <stdint.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/azalia_device.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const u32 cim_verb_data[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+   0x10ec0889,     /* Realtek ALC889 */</span><br><span style="color: hsl(120, 100%, 40%);">+  0x10ec0889,     /* Subsystem ID */</span><br><span style="color: hsl(120, 100%, 40%);">+    15,             /* Number of entries */</span><br><span style="color: hsl(120, 100%, 40%);">+       AZALIA_SUBVENDOR(0x0, 0x10ec0889),</span><br><span style="color: hsl(120, 100%, 40%);">+    AZALIA_PIN_CFG(0x0, 0x11, 0x414471f0),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x12, 0x59a3112e),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x14, 0x01014010),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x15, 0x01011014),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x16, 0x01016011),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x17, 0x01012012),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x18, 0x01a19030),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x19, 0x02a19020),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x1a, 0x01813040),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x1b, 0x02214050),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x1c, 0x9993114f),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x1d, 0x59f00190),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x1e, 0x014471f0),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x0, 0x1f, 0x41c451f0),</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+      0x80862805,     /* Intel CougarPoint HDMI */</span><br><span style="color: hsl(120, 100%, 40%);">+  0x80860101,     /* Subsystem ID */</span><br><span style="color: hsl(120, 100%, 40%);">+    4,              /* Number of entries */</span><br><span style="color: hsl(120, 100%, 40%);">+       AZALIA_SUBVENDOR(0x3, 0x80860101),</span><br><span style="color: hsl(120, 100%, 40%);">+    AZALIA_PIN_CFG(0x3, 0x05, 0x18560010),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x3, 0x06, 0x18560010),</span><br><span style="color: hsl(120, 100%, 40%);">+        AZALIA_PIN_CFG(0x3, 0x07, 0x18560010),</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const u32 pc_beep_verbs[] = {};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+AZALIA_ARRAY_SIZES;</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/mainboard.c b/src/mainboard/asus/maximus_iv_gene-z/mainboard.c</span><br><span>new file mode 100644</span><br><span>index 0000000..4335086</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/mainboard.c</span><br><span>@@ -0,0 +1,29 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/device.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <drivers/intel/gma/int15.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+static void mainboard_enable(struct device *dev)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+  install_intel_vga_int15_handler(GMA_INT15_ACTIVE_LFP_NONE,</span><br><span style="color: hsl(120, 100%, 40%);">+                                    GMA_INT15_PANEL_FIT_DEFAULT,</span><br><span style="color: hsl(120, 100%, 40%);">+                                  GMA_INT15_BOOT_DISPLAY_DEFAULT, 0);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+struct chip_operations mainboard_ops = {</span><br><span style="color: hsl(120, 100%, 40%);">+    .enable_dev = mainboard_enable,</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span>diff --git a/src/mainboard/asus/maximus_iv_gene-z/romstage.c b/src/mainboard/asus/maximus_iv_gene-z/romstage.c</span><br><span>new file mode 100644</span><br><span>index 0000000..75f9972</span><br><span>--- /dev/null</span><br><span>+++ b/src/mainboard/asus/maximus_iv_gene-z/romstage.c</span><br><span>@@ -0,0 +1,79 @@</span><br><span style="color: hsl(120, 100%, 40%);">+/*</span><br><span style="color: hsl(120, 100%, 40%);">+ * This file is part of the coreboot project.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017–2018 Tristan Corrick <tristan@corrick.kiwi></span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is free software: you can redistribute it and/or modify</span><br><span style="color: hsl(120, 100%, 40%);">+ * it under the terms of the GNU General Public License as published by</span><br><span style="color: hsl(120, 100%, 40%);">+ * the Free Software Foundation, either version 2 of the License, or</span><br><span style="color: hsl(120, 100%, 40%);">+ * (at your option) any later version.</span><br><span style="color: hsl(120, 100%, 40%);">+ *</span><br><span style="color: hsl(120, 100%, 40%);">+ * This program is distributed in the hope that it will be useful,</span><br><span style="color: hsl(120, 100%, 40%);">+ * but WITHOUT ANY WARRANTY; without even the implied warranty of</span><br><span style="color: hsl(120, 100%, 40%);">+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the</span><br><span style="color: hsl(120, 100%, 40%);">+ * GNU General Public License for more details.</span><br><span style="color: hsl(120, 100%, 40%);">+ */</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+#include <arch/io.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <device/dram/ddr3.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <northbridge/intel/sandybridge/raminit_native.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <northbridge/intel/sandybridge/sandybridge.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <southbridge/intel/bd82x6x/pch.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <superio/nuvoton/common/nuvoton.h></span><br><span style="color: hsl(120, 100%, 40%);">+#include <superio/nuvoton/nct6776/nct6776.h></span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+const struct southbridge_usb_port mainboard_usb_ports[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+    { 1, 0, 0 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 0 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 1 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 1 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 2 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 2 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 3 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 3 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 4 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 4 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 5 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 5 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 6 },</span><br><span style="color: hsl(120, 100%, 40%);">+  { 1, 0, 6 },</span><br><span style="color: hsl(120, 100%, 40%);">+};</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void pch_enable_lpc(void)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+      pci_or_config16(PCH_LPC_DEV, LPC_EN, CNF1_LPC_EN | KBC_LPC_EN);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_rcba_config(void)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_early_init(int s3resume)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_config_superio(void)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+       static const pnp_devfn_t GLOBAL_PSEUDO_DEV = PNP_DEV(0x2e, 0);</span><br><span style="color: hsl(120, 100%, 40%);">+        static const pnp_devfn_t ACPI_DEV = PNP_DEV(0x2e, NCT6776_ACPI);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    nuvoton_pnp_enter_conf_state(GLOBAL_PSEUDO_DEV);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    /* Select HWM/LED functions instead of floppy functions. */</span><br><span style="color: hsl(120, 100%, 40%);">+   pnp_write_config(GLOBAL_PSEUDO_DEV, 0x1c, 0x03);</span><br><span style="color: hsl(120, 100%, 40%);">+      pnp_write_config(GLOBAL_PSEUDO_DEV, 0x24, 0x24);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+    /* Power RAM in S3. */</span><br><span style="color: hsl(120, 100%, 40%);">+        pnp_set_logical_device(ACPI_DEV);</span><br><span style="color: hsl(120, 100%, 40%);">+     pnp_write_config(ACPI_DEV, 0xe4, 0x10);</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+     nuvoton_pnp_exit_conf_state(GLOBAL_PSEUDO_DEV);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+void mainboard_get_spd(spd_raw_data *spd, bool id_only)</span><br><span style="color: hsl(120, 100%, 40%);">+{</span><br><span style="color: hsl(120, 100%, 40%);">+      read_spd(&spd[0], 0x50, id_only);</span><br><span style="color: hsl(120, 100%, 40%);">+ read_spd(&spd[1], 0x51, id_only);</span><br><span style="color: hsl(120, 100%, 40%);">+ read_spd(&spd[2], 0x52, id_only);</span><br><span style="color: hsl(120, 100%, 40%);">+ read_spd(&spd[3], 0x53, id_only);</span><br><span style="color: hsl(120, 100%, 40%);">+}</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/24971">change 24971</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/24971"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I1fc7940bb139623a5a0fde984c023deca9b551f2 </div>
<div style="display:none"> Gerrit-Change-Number: 24971 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Tristan Corrick <tristan@corrick.kiwi> </div>