<p>Julien Viard de Galbert has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/23740">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">mb/scaleway/tagada: Update GPIO configuration<br><br>Change-Id: Ia0293a0ec85c752686750dadb9730a159fd0c073<br>Signed-off-by: Julien Viard de Galbert <jviarddegalbert@online.net><br>---<br>M src/mainboard/scaleway/tagada/gpio.h<br>M src/mainboard/scaleway/tagada/romstage.c<br>2 files changed, 613 insertions(+), 621 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/40/23740/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/mainboard/scaleway/tagada/gpio.h b/src/mainboard/scaleway/tagada/gpio.h</span><br><span>index a96b435..d8468f6 100644</span><br><span>--- a/src/mainboard/scaleway/tagada/gpio.h</span><br><span>+++ b/src/mainboard/scaleway/tagada/gpio.h</span><br><span>@@ -2,6 +2,7 @@</span><br><span>  * This file is part of the coreboot project.</span><br><span>  *</span><br><span>  * Copyright (C) 2014 - 2017 Intel Corporation.</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 - 2018 Online SAS.</span><br><span>  *</span><br><span>  * This program is free software; you can redistribute it and/or modify</span><br><span>  * it under the terms of the GNU General Public License as published by</span><br><span>@@ -20,615 +21,615 @@</span><br><span> #include <soc/gpio.h></span><br><span> </span><br><span> #ifndef __ACPI__</span><br><span style="color: hsl(0, 100%, 40%);">-const struct pad_config harcuvar_gpio_table[] = {</span><br><span style="color: hsl(0, 100%, 40%);">-  // GBE0_SDP0 (GPIO_14)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE0_SDP0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE1_SDP0 (GPIO_15)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE1_SDP0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE2_I2C_CLK (GPIO_16)</span><br><span style="color: hsl(0, 100%, 40%);">-       {NORTH_ALL_GBE0_SDP1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE2_I2C_DATA (GPIO_17)</span><br><span style="color: hsl(0, 100%, 40%);">-      {NORTH_ALL_GBE1_SDP1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE2_SDP0 (GPIO_18)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE0_SDP2,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE3_SDP0 (GPIO_19)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE1_SDP2,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE3_I2C_CLK (GPIO_20)</span><br><span style="color: hsl(0, 100%, 40%);">-       {NORTH_ALL_GBE0_SDP3,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE3_I2C_DATA (GPIO_21)</span><br><span style="color: hsl(0, 100%, 40%);">-      {NORTH_ALL_GBE1_SDP3,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE2_LED0 (GPIO_22)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE2_LED0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE2_LED1 (GPIO_23)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE2_LED1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE0_I2C_CLK (GPIO_24)</span><br><span style="color: hsl(0, 100%, 40%);">-       {NORTH_ALL_GBE0_I2C_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE0_I2C_DATA (GPIO_25)</span><br><span style="color: hsl(0, 100%, 40%);">-      {NORTH_ALL_GBE0_I2C_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE1_I2C_CLK (GPIO_26)</span><br><span style="color: hsl(0, 100%, 40%);">-       {NORTH_ALL_GBE1_I2C_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE1_I2C_DATA (GPIO_27)</span><br><span style="color: hsl(0, 100%, 40%);">-      {NORTH_ALL_GBE1_I2C_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_RXD0 (GPIO_28)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_NCSI_RXD0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_CLK_IN (GPIO_29)</span><br><span style="color: hsl(0, 100%, 40%);">-        {NORTH_ALL_NCSI_CLK_IN,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_RXD1 (GPIO_30)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_NCSI_RXD1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_CRS_DV (GPIO_31)</span><br><span style="color: hsl(0, 100%, 40%);">-        {NORTH_ALL_NCSI_CRS_DV,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_ARB_IN (GPIO_32)</span><br><span style="color: hsl(0, 100%, 40%);">-        {NORTH_ALL_NCSI_ARB_IN,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_TX_EN (GPIO_33)</span><br><span style="color: hsl(0, 100%, 40%);">- {NORTH_ALL_NCSI_TX_EN,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative2, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_TXD0 (GPIO_34)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_NCSI_TXD0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_TXD1 (GPIO_35)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_NCSI_TXD1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // NCSI_ARB_OUT (GPIO_36)</span><br><span style="color: hsl(0, 100%, 40%);">-       {NORTH_ALL_NCSI_ARB_OUT,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE0_LED0 (GPIO_37)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE0_LED0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE0_LED1 (GPIO_38)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE0_LED1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE1_LED0 (GPIO_39)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE1_LED0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE1_LED1 (GPIO_40)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_GBE1_LED1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // ADR-COMPLETE (GPIO_0)</span><br><span style="color: hsl(0, 100%, 40%);">-        {NORTH_ALL_GPIO_0,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative3, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PCIE_CLKREQ0_N (GPIO_41)</span><br><span style="color: hsl(0, 100%, 40%);">-     {NORTH_ALL_PCIE_CLKREQ0_N,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PCIE_CLKREQ1_N (GPIO_42)</span><br><span style="color: hsl(0, 100%, 40%);">-     {NORTH_ALL_PCIE_CLKREQ1_N,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PCIE_CLKREQ2_N (GPIO_43)</span><br><span style="color: hsl(0, 100%, 40%);">-     {NORTH_ALL_PCIE_CLKREQ2_N,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PCIE_CLKREQ3_N (GPIO_44)</span><br><span style="color: hsl(0, 100%, 40%);">-     {NORTH_ALL_PCIE_CLKREQ3_N,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // FORCE_POWER (GPIO_45)</span><br><span style="color: hsl(0, 100%, 40%);">-        {NORTH_ALL_PCIE_CLKREQ4_N,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeGpio, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE_MDC (GPIO_1)</span><br><span style="color: hsl(0, 100%, 40%);">-     {NORTH_ALL_GPIO_1,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE_MDIO  (GPIO_2)</span><br><span style="color: hsl(0, 100%, 40%);">-   {NORTH_ALL_GPIO_2,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SVID_ALERT_N (GPIO_47)</span><br><span style="color: hsl(0, 100%, 40%);">-       {NORTH_ALL_SVID_ALERT_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SVID_DATA (GPIO_48)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_SVID_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SVID_CLK (GPIO_49)</span><br><span style="color: hsl(0, 100%, 40%);">-   {NORTH_ALL_SVID_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // THERMTRIP_N (GPIO_50)</span><br><span style="color: hsl(0, 100%, 40%);">-        {NORTH_ALL_THERMTRIP_N,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PROCHOT_N (GPIO_51)</span><br><span style="color: hsl(0, 100%, 40%);">-  {NORTH_ALL_PROCHOT_N,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // MEMHOT_N (GPIO_52)</span><br><span style="color: hsl(0, 100%, 40%);">-   {NORTH_ALL_MEMHOT_N,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT_CLK0 (GPIO_53)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_DFX_DFX_PORT_CLK0,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT_CLK1 (GPIO_54)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_DFX_DFX_PORT_CLK1,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT0 (GPIO_55)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT0,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT1 (GPIO_56)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT1,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT2 (GPIO_57)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT2,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT3 (GPIO_58)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT3,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT4 (GPIO_59)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT4,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT5 (GPIO_60)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT5,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT6 (GPIO_61)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT6,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT7 (GPIO_62)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT7,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT8 (GPIO_63)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_DFX_DFX_PORT8,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT9 (GPIO_134)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_DFX_DFX_PORT9,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT10 (GPIO_135)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_DFX_DFX_PORT10,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT11 (GPIO_136)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_DFX_DFX_PORT11,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT12 (GPIO_137)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_DFX_DFX_PORT12,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT13 (GPIO_138)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_DFX_DFX_PORT13,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT14 (GPIO_139)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_DFX_DFX_PORT14,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // DFX_PORT15 (GPIO_140)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_DFX_DFX_PORT15,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_TPM_CS_N (GPIO_12)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP0_GPIO_12,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB5_GBE_ALRT_N (GPIO_13)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP0_SMB5_GBE_ALRT_N,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative3, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMI (GPIO_98)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_GROUP0_PCIE_CLKREQ5_N,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntSmi, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-    // NMI (GPIO_99)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_GROUP0_PCIE_CLKREQ6_N,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntNmi, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-    // GBE3_LED0 (GPIO_100)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_PCIE_CLKREQ7_N,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative3, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // UART0_RXD (GPIO_101)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_UART0_RXD,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // UART0_TXD (GPIO_102)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_UART0_TXD,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB5_GBE_CLK (GPIO_103)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_SMB5_GBE_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative3, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB_GBE_DATA (GPIO_104)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_SMB5_GBE_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative3, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetPwrGood, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // ERROR2_N (GPIO_105)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_ERROR2_N,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // ERROR1_N (GPIO_106)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_ERROR1_N,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // ERROR0_N (GPIO_107)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_ERROR0_N,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // IERR_N (CATERR_N) (GPIO_108)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_IERR_N,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // MCERR_N  (GPIO_109)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_MCERR_N,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB0_LEG_CLK (GPIO_110)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_SMB0_LEG_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB0_LEG_DATA (GPIO_111)</span><br><span style="color: hsl(0, 100%, 40%);">-     {SOUTH_GROUP0_SMB0_LEG_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB0_LEG_ALRT_N (GPIO_112)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP0_SMB0_LEG_ALRT_N,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB1_HOST_DATA (GPIO_113)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP0_SMB1_HOST_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB1_HOST_CLK (GPIO_114)</span><br><span style="color: hsl(0, 100%, 40%);">-     {SOUTH_GROUP0_SMB1_HOST_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB2_PECI_DATA (GPIO_115)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP0_SMB2_PECI_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB2_PECI_CLK (GPIO_116)</span><br><span style="color: hsl(0, 100%, 40%);">-     {SOUTH_GROUP0_SMB2_PECI_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB4_CSME0_DATA (GPIO_117)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP0_SMB4_CSME0_DATA,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB4_CSME0_CLK (GPIO_118)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP0_SMB4_CSME0_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB4_CSME0_ALRT_N (GPIO_119)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_SMB4_CSME0_ALRT_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // USB_OC0_N (GPIO_120)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_USB_OC0_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // FLEX_CLK_SE0 (GPIO_121)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_FLEX_CLK_SE0,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // FLEX_CLK_SE1 (GPIO_122)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_FLEX_CLK_SE1,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // GBE3_LED1 (GPIO_4)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP0_GPIO_4,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative3, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB3_IE0_CLK (GPIO_5)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_GROUP0_GPIO_5,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB3_IE0_DATA (GPIO_6)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP0_GPIO_6,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB3_IE0_ALERT_N (GPIO_7)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP0_GPIO_7,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SATA0_LED (GPIO_90)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_SATA0_LED_N,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SATA1_LED (GPIO_91)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_SATA1_LED_N,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SATA_PDETECT0 (GPIO_92)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_SATA_PDETECT0,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SATA_PDETECT1 (GPIO_93)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_SATA_PDETECT1,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // UART1_RTS (GPIO_94)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_SATA0_SDOUT,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // UART1_CTS (GPIO_95)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_SATA1_SDOUT,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // UART1_RXD (GPIO_96)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_UART1_RXD,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // UART1_TXD (GPIO_97)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_UART1_TXD,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB6_CSME1_DATA (GPIO_8)</span><br><span style="color: hsl(0, 100%, 40%);">-     {SOUTH_GROUP0_GPIO_8,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative3, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB6_CSME1_CLK (GPIO_9)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_GPIO_9,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative3, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // TCK (GPIO_141)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP0_TCK,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // TRST_N (GPIO_142)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP0_TRST_N,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // TMS (GPIO_143)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP0_TMS,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // TDI (GPIO_144)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP0_TDI,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // TDO (GPIO_145)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP0_TDO,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // CX_PRDY_N (GPIO_146)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_CX_PRDY_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // CX-PREQ_N (GPIO_147)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP0_CX_PREQ_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // ME_RECVR_HDR (GPIO_148)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP0_CTBTRIGINOUT,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // ADV_DBG_DFX_HDR (GPIO_149)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP0_CTBTRIGOUT,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LAD2_SPI_IRQ_N (GPIO_150)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP0_DFX_SPARE2,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeGpio, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB_PECI_ALRT_N (GPIO_151)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP0_DFX_SPARE3,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SMB_CSME1_ALRT_N (GPIO_152)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP0_DFX_SPARE4,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SUSPWRDNACK (GPIO_79)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_GROUP1_SUSPWRDNACK,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_SUSCLK (GPIO_80)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP1_PMU_SUSCLK,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // ADR_TRIGGER_N (GPIO_81)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP1_ADR_TRIGGER,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_SLP_S45_N (GPIO_82)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP1_PMU_SLP_S45_N,</span><br><span style="color: hsl(0, 100%, 40%);">-     {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_SLP_S3_N (GPIO_83)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP1_PMU_SLP_S3_N,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_WAKE_N (GPIO_84)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP1_PMU_WAKE_N,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_PWRBTN_N (GPIO_85)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP1_PMU_PWRBTN_N,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_RESETBUTTON_N (GPIO_86)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP1_PMU_RESETBUTTON_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-         GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_PLTRST_N (GPIO_87)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP1_PMU_PLTRST_N,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // PMU_SUS_STAT_N (GPIO_88)</span><br><span style="color: hsl(0, 100%, 40%);">-     {SOUTH_GROUP1_SUS_STAT_N,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // TDB_CIO_PLUG_EVENT (GPIO_89)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP1_SLP_S0IX_N,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_CS0_N (GPIO_72)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP1_SPI_CS0_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_CS1_N (GPIO_73)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP1_SPI_CS1_N,</span><br><span style="color: hsl(0, 100%, 40%);">-         {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_MOSI_IO0 (GPIO_74)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP1_SPI_MOSI_IO0,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_MISO_IO1 (GPIO_75)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP1_SPI_MISO_IO1,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_IO2 (GPIO_76)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP1_SPI_IO2,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_IO3 (GPIO_77)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP1_SPI_IO3,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // SPI_CLK (GPIO_78)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP1_SPI_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_AD0 (GPIO_64)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP1_ESPI_IO0,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_AD1 (GPIO_65)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP1_ESPI_IO1,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_AD2 (GPIO_66)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP1_ESPI_IO2,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_AD3 (GPIO_67)</span><br><span style="color: hsl(0, 100%, 40%);">-    {SOUTH_GROUP1_ESPI_IO3,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_FRAME_N (GPIO_68)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_GROUP1_ESPI_CS0_N,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_CLKOUT0 (GPIO_69)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_GROUP1_ESPI_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_CLKOUT1 (GPIO_70)</span><br><span style="color: hsl(0, 100%, 40%);">-        {SOUTH_GROUP1_ESPI_RST_N,</span><br><span style="color: hsl(0, 100%, 40%);">-        {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_CLKRUN_N (GPIO_71)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP1_ESPI_ALRT0_N,</span><br><span style="color: hsl(0, 100%, 40%);">-      {GpioPadModeNative2, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // MFG_MODE_HDR (GPIO_10)</span><br><span style="color: hsl(0, 100%, 40%);">-       {SOUTH_GROUP1_GPIO_10,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeGpio, GpioHostOwnGpio, GpioDirIn, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-    GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // LPC_SERIRQ (GPIO_11)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP1_GPIO_11,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative2, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // EMMC-CMD (GPIO_123)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP1_EMMC_CMD,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-CSTROBE (GPIO_124)</span><br><span style="color: hsl(0, 100%, 40%);">-      {SOUTH_GROUP1_EMMC_STROBE,</span><br><span style="color: hsl(0, 100%, 40%);">-       {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">-        // EMMC-CLK (GPIO_125)</span><br><span style="color: hsl(0, 100%, 40%);">-  {SOUTH_GROUP1_EMMC_CLK,</span><br><span style="color: hsl(0, 100%, 40%);">-  {GpioPadModeNative1, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-        GpioIntDefault, GpioResetDefault, GpioTermWpd20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D0 (GPIO_126)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D0,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D1 (GPIO_127)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D1,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D2 (GPIO_128)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D2,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D3 (GPIO_129)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D3,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D4 (GPIO_130)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D4,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D5 (GPIO_131)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D5,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D6 (GPIO_132)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D6,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // EMMC-D7 (GPIO_133)</span><br><span style="color: hsl(0, 100%, 40%);">-   {SOUTH_GROUP1_EMMC_D7,</span><br><span style="color: hsl(0, 100%, 40%);">-   {GpioPadModeNative1, GpioHostOwnGpio, GpioDirInOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-      GpioIntDefault, GpioResetDefault, GpioTermWpu20K, GpioLockDefault} },</span><br><span style="color: hsl(0, 100%, 40%);">- // IE_ROM GPIO (GPIO_3)</span><br><span style="color: hsl(0, 100%, 40%);">- {SOUTH_GROUP1_GPIO_3,</span><br><span style="color: hsl(0, 100%, 40%);">-    {GpioPadModeGpio, GpioHostOwnGpio, GpioDirOut, GpioOutDefault,</span><br><span style="color: hsl(0, 100%, 40%);">-   GpioIntDefault, GpioResetDefault, GpioTermDefault, GpioLockDefault} },</span><br><span style="color: hsl(120, 100%, 40%);">+const struct pad_config tagada_gpio_config[] = {</span><br><span style="color: hsl(120, 100%, 40%);">+    // GBE0_SDP0 (GPIO_14) NC</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME { NORTH_ALL_GBE0_SDP0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+        GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } }, */</span><br><span style="color: hsl(120, 100%, 40%);">+    // GBE1_SDP0 (GPIO_15) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_GBE1_SDP0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE2_I2C_CLK (GPIO_16) NC</span><br><span style="color: hsl(120, 100%, 40%);">+  { NORTH_ALL_GBE0_SDP1, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE2_I2C_DATA (GPIO_17) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { NORTH_ALL_GBE1_SDP1, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE2_SDP0 (GPIO_18) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_GBE0_SDP2, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE3_SDP0 (GPIO_19) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_GBE1_SDP2, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE3_I2C_CLK (GPIO_20) NC</span><br><span style="color: hsl(120, 100%, 40%);">+  { NORTH_ALL_GBE0_SDP3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE3_I2C_DATA (GPIO_21) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { NORTH_ALL_GBE1_SDP3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE2_LED0 (GPIO_22) Z1:NC / A0:ETH0_LED0</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_GBE2_LED0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE2_LED1 (GPIO_23) Z1:NC / A0:ETH0_LED1</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_GBE2_LED1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE0_I2C_CLK (GPIO_24) NC</span><br><span style="color: hsl(120, 100%, 40%);">+  { NORTH_ALL_GBE0_I2C_CLK, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE0_I2C_DATA (GPIO_25) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { NORTH_ALL_GBE0_I2C_DATA, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE1_I2C_CLK (GPIO_26) NC</span><br><span style="color: hsl(120, 100%, 40%);">+  { NORTH_ALL_GBE1_I2C_CLK, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE1_I2C_DATA (GPIO_27) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { NORTH_ALL_GBE1_I2C_DATA, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_RXD0 (GPIO_28) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_NCSI_RXD0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_CLK_IN (GPIO_29) Pull Down</span><br><span style="color: hsl(120, 100%, 40%);">+    { NORTH_ALL_NCSI_CLK_IN, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_RXD1 (GPIO_30) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_NCSI_RXD1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_CRS_DV (GPIO_31) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_NCSI_CRS_DV, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_ARB_IN (GPIO_32) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_NCSI_ARB_IN, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_TX_EN (GPIO_33) Pull Down</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_NCSI_TX_EN, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_TXD0 (GPIO_34) Pull Down</span><br><span style="color: hsl(120, 100%, 40%);">+      { NORTH_ALL_NCSI_TXD0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_TXD1 (GPIO_35) Pull Down</span><br><span style="color: hsl(120, 100%, 40%);">+      { NORTH_ALL_NCSI_TXD1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // NCSI_ARB_OUT (GPIO_36) NC</span><br><span style="color: hsl(120, 100%, 40%);">+  { NORTH_ALL_NCSI_ARB_OUT, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+        GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE0_LED0 (GPIO_37) Z1:ETH0_LED0 / A1:ETH1_LED0</span><br><span style="color: hsl(120, 100%, 40%);">+    { NORTH_ALL_GBE0_LED0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE0_LED1 (GPIO_38) Z1:ETH0_LED1 / A1:ETH1_LED1</span><br><span style="color: hsl(120, 100%, 40%);">+    { NORTH_ALL_GBE0_LED1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE1_LED0 (GPIO_39) Z1:ETH1_LED0 / A1:NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_GBE1_LED0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE1_LED1 (GPIO_40) Z1:ETH1_LED1 / A1:NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_GBE1_LED1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+   GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // ADR-COMPLETE (GPIO_0) LFFF: DVT_GPIO<0> : BOOTED, output</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_GPIO_0, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // PCIE_CLKREQ0_N (GPIO_41) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_PCIE_CLKREQ0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // PCIE_CLKREQ1_N (GPIO_42) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_PCIE_CLKREQ1_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // PCIE_CLKREQ2_N (GPIO_43) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_PCIE_CLKREQ2_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // PCIE_CLKREQ3_N (GPIO_44) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_PCIE_CLKREQ3_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // PCIE_CLKREQ4_N (GPIO_45) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { NORTH_ALL_PCIE_CLKREQ4_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE_MDC (GPIO_1) NC</span><br><span style="color: hsl(120, 100%, 40%);">+        { NORTH_ALL_GPIO_1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+         GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // GBE_MDIO  (GPIO_2) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { NORTH_ALL_GPIO_2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+      GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+       GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SVID_ALERT_N (GPIO_47) SVID_ALERTn</span><br><span style="color: hsl(120, 100%, 40%);">+ { NORTH_ALL_SVID_ALERT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // SVID_DATA (GPIO_48) SVID_DATA</span><br><span style="color: hsl(120, 100%, 40%);">+      { NORTH_ALL_SVID_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // SVID_CLK (GPIO_49) SVID_CLK</span><br><span style="color: hsl(120, 100%, 40%);">+        { NORTH_ALL_SVID_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // THERMTRIP_N (GPIO_50) SOC_THERMTRIPn Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+       { NORTH_ALL_THERMTRIP_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // PROCHOT_N (GPIO_51) PROCHOTn Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+       { NORTH_ALL_PROCHOT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // MEMHOT_N (GPIO_52) SOC_MEMHOTn</span><br><span style="color: hsl(120, 100%, 40%);">+     { NORTH_ALL_MEMHOT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // DFX_PORT_CLK0 (GPIO_53) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_DFX_DFX_PORT_CLK0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // DFX_PORT_CLK1 (GPIO_54) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_DFX_DFX_PORT_CLK1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // DFX_PORT0 (GPIO_55) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT1 (GPIO_56) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT2 (GPIO_57) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT3 (GPIO_58) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT3, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT4 (GPIO_59) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT4, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT5 (GPIO_60) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT5, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT6 (GPIO_61) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT6, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT7 (GPIO_62) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT7, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT8 (GPIO_63) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_DFX_DFX_PORT8, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT9 (GPIO_134) NC</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_DFX_DFX_PORT9, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // DFX_PORT10 (GPIO_135) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_DFX_DFX_PORT10, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // DFX_PORT11 (GPIO_136) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_DFX_DFX_PORT11, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // DFX_PORT12 (GPIO_137) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_DFX_DFX_PORT12, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // DFX_PORT13 (GPIO_138) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_DFX_DFX_PORT13, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // DFX_PORT14 (GPIO_139) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_DFX_DFX_PORT14, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // DFX_PORT15 (GPIO_140) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_DFX_DFX_PORT15, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // SPI_TPM_CS_N (GPIO_12) HS_TCO_WDT NC (Possible Pull Up)</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_GPIO_12, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      // SMB5_GBE_ALRT_N (GPIO_13) LAN_ALRTn Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+        { SOUTH_GROUP0_SMB5_GBE_ALRT_N, { GpioPadModeNative3, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // PCIE_CLKREQ5_N (GPIO_98) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP0_PCIE_CLKREQ5_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // PCIE_CLKREQ6_N (GPIO_99) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP0_PCIE_CLKREQ6_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // PCIE_CLKREQ7_N (GPIO_100) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP0_PCIE_CLKREQ7_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // UART0_RXD (GPIO_101) CONSOLE_RX</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_UART0_RXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // UART0_TXD (GPIO_102) CONSOLE_TX</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_UART0_TXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // SMB5_GBE_CLK (GPIO_103) LAN_SLC Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_SMB5_GBE_CLK, { GpioPadModeNative3, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // SMB_GBE_DATA (GPIO_104) LAN_SDA Pull UP</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_SMB5_GBE_DATA, { GpioPadModeNative3, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      // ERROR2_N (GPIO_105) ERRORn2</span><br><span style="color: hsl(120, 100%, 40%);">+        { SOUTH_GROUP0_ERROR2_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // ERROR1_N (GPIO_106) ERRORn1</span><br><span style="color: hsl(120, 100%, 40%);">+        { SOUTH_GROUP0_ERROR1_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // ERROR0_N (GPIO_107) ERRORn0 Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+        { SOUTH_GROUP0_ERROR0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // IERR_N (CATERR_N) (GPIO_108) IERRn (HardStrap Pull Up)</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP0_IERR_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // MCERR_N  (GPIO_109) MCERR</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP0_MCERR_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      // SMB0_LEG_CLK (GPIO_110) LEG_SCL Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_SMB0_LEG_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // SMB0_LEG_DATA (GPIO_111) LEG_SDA Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP0_SMB0_LEG_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      // SMB0_LEG_ALRT_N (GPIO_112) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_GROUP0_SMB0_LEG_ALRT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SMB1_HOST_DATA (GPIO_113) HOST_SDA Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME     { SOUTH_GROUP0_SMB1_HOST_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+   // SMB1_HOST_CLK (GPIO_114) HOST_SCL Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME      { SOUTH_GROUP0_SMB1_HOST_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+      // SMB2_PECI_DATA (GPIO_115) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP0_SMB2_PECI_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // SMB2_PECI_CLK (GPIO_116) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP0_SMB2_PECI_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // SMB4_CSME0_DATA (GPIO_117) ME_SDA Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME      { SOUTH_GROUP0_SMB4_CSME0_DATA, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+  // SMB4_CSME0_CLK (GPIO_118) ME_SCL Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME       { SOUTH_GROUP0_SMB4_CSME0_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+     // SMB4_CSME0_ALRT_N (GPIO_119) ME_ALRTn Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_SMB4_CSME0_ALRT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // USB_OC0_N (GPIO_120) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP0_USB_OC0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // FLEX_CLK_SE0 (GPIO_121) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_GROUP0_FLEX_CLK_SE0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // FLEX_CLK_SE1 (GPIO_122) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_GROUP0_FLEX_CLK_SE1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // GBE3_LED1 (GPIO_4) LFFF: M2A_CFGn : M2A_SATAn, input</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP0_GPIO_4, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // SMB3_IE0_CLK (GPIO_5) LFFF: M2B_CFGn : M2B_SATAn, input</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_GPIO_5, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // SMB3_IE0_DATA (GPIO_6) NC</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP0_GPIO_6, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // SMB3_IE0_ALERT_N (GPIO_7) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP0_GPIO_7, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // SATA0_LED (GPIO_90) SATA_LED0 Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_SATA0_LED_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // SATA1_LED (GPIO_91) SATA_LED1 Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_SATA1_LED_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // SATA_PDETECT0 (GPIO_92) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_SATA_PDETECT0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // SATA_PDETECT1 (GPIO_93) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_SATA_PDETECT1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // UART1_RTS (GPIO_94) NC (Possible Pull Up)</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP0_SATA0_SDOUT, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // UART1_CTS (GPIO_95) NC (Possible Pull Up)</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP0_SATA1_SDOUT, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // UART1_RXD (GPIO_96) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP0_UART1_RXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // UART1_TXD (GPIO_97) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP0_UART1_TXD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // SMB6_CSME1_DATA (GPIO_8) LFFF: DVT_GPIO<1> : Baud select, input</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_GPIO_8, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDis, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SMB6_CSME1_CLK (GPIO_9) LFFF: DVT_GPIO<2> : Verbose Traces, input</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_GPIO_9, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDis, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // TCK (GPIO_141) n/a NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_TCK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // TRST_N (GPIO_142) n/a NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP0_TRST_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // TMS (GPIO_143) n/a NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_TMS, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // TDI (GPIO_144) n/a NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_TDI, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // TDO (GPIO_145) n/a NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_TDO, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // CX_PRDY_N (GPIO_146) NC</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP0_CX_PRDY_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // CX-PREQ_N (GPIO_147) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP0_CX_PREQ_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // ME_RECVR_HDR (GPIO_148) ME_RECVR Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+/*ME       { SOUTH_GROUP0_CTBTRIGINOUT, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },*/</span><br><span style="color: hsl(120, 100%, 40%);">+   // ADV_DBG_DFX_HDR (GPIO_149) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP0_CTBTRIGOUT, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // LAD2_SPI_IRQ_N (GPIO_150) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP0_DFX_SPARE2, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // SMB_PECI_ALRT_N (GPIO_151) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_GROUP0_DFX_SPARE3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SMB_CSME1_ALRT_N (GPIO_152) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP0_DFX_SPARE4, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SUSPWRDNACK (GPIO_79) SUSPWRDNACK Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP1_SUSPWRDNACK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // PMU_SUSCLK (GPIO_80) PMU_SUSCLK</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP1_PMU_SUSCLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // ADR_TRIGGER_N (GPIO_81) Pull Down</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP1_ADR_TRIGGER, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // PMU_SLP_S45_N (GPIO_82) SLP_S45n</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP1_PMU_SLP_S45_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+        // PMU_SLP_S3_N (GPIO_83) SLP_S3n</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_PMU_SLP_S3_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // PMU_WAKE_N (GPIO_84) PMU_WAKEn Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_PMU_WAKE_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // PMU_PWRBTN_N (GPIO_85) PWNBTNn</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_PMU_PWRBTN_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // PMU_RESETBUTTON_N (GPIO_86) RSTBTNn</span><br><span style="color: hsl(120, 100%, 40%);">+        { SOUTH_GROUP1_PMU_RESETBUTTON_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // PMU_PLTRST_N (GPIO_87) PLTRSTn</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_PMU_PLTRST_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // PMU_SUS_STAT_N (GPIO_88) SUS_STATn</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_GROUP1_SUS_STAT_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // TDB_CIO_PLUG_EVENT (GPIO_89) NC</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP1_SLP_S0IX_N, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SPI_CS0_N (GPIO_72) SPI_CS0</span><br><span style="color: hsl(120, 100%, 40%);">+        { SOUTH_GROUP1_SPI_CS0_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // SPI_CS1_N (GPIO_73) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_SPI_CS1_N, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // SPI_MOSI_IO0 (GPIO_74) SPI_MOSI</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP1_SPI_MOSI_IO0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SPI_MISO_IO1 (GPIO_75) SPI_MISO</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP1_SPI_MISO_IO1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+       // SPI_IO2 (GPIO_76) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP1_SPI_IO2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      // SPI_IO3 (GPIO_77) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP1_SPI_IO3, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      // SPI_CLK (GPIO_78) SPI_CLK</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP1_SPI_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+      // LPC_AD0 (GPIO_64) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP1_ESPI_IO0, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // LPC_AD1 (GPIO_65) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP1_ESPI_IO1, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // LPC_AD2 (GPIO_66) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP1_ESPI_IO2, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // LPC_AD3 (GPIO_67) NC</span><br><span style="color: hsl(120, 100%, 40%);">+       { SOUTH_GROUP1_ESPI_IO3, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // LPC_FRAME_N (GPIO_68) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP1_ESPI_CS0_N, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // LPC_CLKOUT0 (GPIO_69) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP1_ESPI_CLK, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // LPC_CLKOUT1 (GPIO_70) NC</span><br><span style="color: hsl(120, 100%, 40%);">+   { SOUTH_GROUP1_ESPI_RST_N, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+   // LPC_CLKRUN_N (GPIO_71) Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_ESPI_ALRT0_N, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+ // MFG_MODE_HDR (GPIO_10) MFG_MODE Pull Up</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP1_GPIO_10, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirIn, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // LPC_SERIRQ (GPIO_11) NC</span><br><span style="color: hsl(120, 100%, 40%);">+    { SOUTH_GROUP1_GPIO_11, { GpioPadModeNative2, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+    // EMMC-CMD (GPIO_123) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_EMMC_CMD, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-CSTROBE (GPIO_124) NC</span><br><span style="color: hsl(120, 100%, 40%);">+ { SOUTH_GROUP1_EMMC_STROBE, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+  // EMMC-CLK (GPIO_125) NC</span><br><span style="color: hsl(120, 100%, 40%);">+     { SOUTH_GROUP1_EMMC_CLK, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D0 (GPIO_126) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D0, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D1 (GPIO_127) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D1, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D2 (GPIO_128) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D2, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D3 (GPIO_129) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D3, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D4 (GPIO_130) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D4, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D5 (GPIO_131) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D5, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D6 (GPIO_132) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D6, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // EMMC-D7 (GPIO_133) NC</span><br><span style="color: hsl(120, 100%, 40%);">+      { SOUTH_GROUP1_EMMC_D7, { GpioPadModeNative1, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirInOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermWpu20K, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span style="color: hsl(120, 100%, 40%);">+     // IE_ROM GPIO (GPIO_3) HS_TSO NC (Possible Pull Up)</span><br><span style="color: hsl(120, 100%, 40%);">+  { SOUTH_GROUP1_GPIO_3, { GpioPadModeGpio, GpioHostOwnGpio,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioDirOut, GpioOutDefault, GpioIntDefault, GpioResetPwrGood,</span><br><span style="color: hsl(120, 100%, 40%);">+          GpioTermDefault, GpioPadConfigLock | GpioOutputStateLock } },</span><br><span> };</span><br><span> #endif</span><br><span> </span><br><span>diff --git a/src/mainboard/scaleway/tagada/romstage.c b/src/mainboard/scaleway/tagada/romstage.c</span><br><span>index 144d1e8..d6a1282 100644</span><br><span>--- a/src/mainboard/scaleway/tagada/romstage.c</span><br><span>+++ b/src/mainboard/scaleway/tagada/romstage.c</span><br><span>@@ -2,6 +2,7 @@</span><br><span>  * This file is part of the coreboot project.</span><br><span>  *</span><br><span>  * Copyright (C) 2017 Intel Corp.</span><br><span style="color: hsl(120, 100%, 40%);">+ * Copyright (C) 2017 - 2018 Online SAS.</span><br><span>  *</span><br><span>  * This program is free software; you can redistribute it and/or modify</span><br><span>  * it under the terms of the GNU General Public License as published by</span><br><span>@@ -14,7 +15,6 @@</span><br><span>  * GNU General Public License for more details.</span><br><span>  */</span><br><span> </span><br><span style="color: hsl(0, 100%, 40%);">-#include "harcuvar_boardid.h"</span><br><span> #include "gpio.h"</span><br><span> #include <console/console.h></span><br><span> #include <fsp/api.h></span><br><span>@@ -31,21 +31,12 @@</span><br><span> {</span><br><span>     size_t num;</span><br><span>  const struct pad_config *table;</span><br><span style="color: hsl(0, 100%, 40%);">- uint8_t boardid = board_id();</span><br><span> </span><br><span>    /* Configure pads prior to SiliconInit() in case there's any</span><br><span>     * dependencies during hardware initialization.</span><br><span>       */</span><br><span style="color: hsl(0, 100%, 40%);">-      switch (boardid) {</span><br><span style="color: hsl(0, 100%, 40%);">-      case BoardIdHarcuvar:</span><br><span style="color: hsl(0, 100%, 40%);">-           table = harcuvar_gpio_table;</span><br><span style="color: hsl(0, 100%, 40%);">-            num = ARRAY_SIZE(harcuvar_gpio_table);</span><br><span style="color: hsl(0, 100%, 40%);">-          break;</span><br><span style="color: hsl(0, 100%, 40%);">-  default:</span><br><span style="color: hsl(0, 100%, 40%);">-                table = NULL;</span><br><span style="color: hsl(0, 100%, 40%);">-           num = 0;</span><br><span style="color: hsl(0, 100%, 40%);">-                break;</span><br><span style="color: hsl(0, 100%, 40%);">-  }</span><br><span style="color: hsl(120, 100%, 40%);">+     table = tagada_gpio_config;</span><br><span style="color: hsl(120, 100%, 40%);">+   num = ARRAY_SIZE(tagada_gpio_config);</span><br><span> </span><br><span>    if ((!table) || (!num)) {</span><br><span>            printk(BIOS_ERR, "ERROR: No valid GPIO table found!\n");</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/23740">change 23740</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/23740"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: Ia0293a0ec85c752686750dadb9730a159fd0c073 </div>
<div style="display:none"> Gerrit-Change-Number: 23740 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Julien Viard de Galbert <jviarddegalbert@online.net> </div>