<p>Lijian Zhao has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/23664">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">soc/intel/cannonlake: Update GPIO ASL<br><br>GPIO pin definition had been updated to match Cannonlake PCH-LP EDS,<br>hence the ACPI dsdt table will include those changes as well.<br><br>BUG=None<br>TEST=Build coreboot image, flah coreboot image into DUT, and target<br>system can boot up into OS.<br><br>Change-Id: I958e0cb71b4e656bec9bfe2d12076b577b57629b<br>Signed-off-by: Lijian Zhao <lijian.zhao@intel.com><br>---<br>M src/soc/intel/cannonlake/acpi/gpio.asl<br>1 file changed, 32 insertions(+), 5 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/64/23664/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;"><span>diff --git a/src/soc/intel/cannonlake/acpi/gpio.asl b/src/soc/intel/cannonlake/acpi/gpio.asl</span><br><span>index c2bf8d9..8a990b3 100644</span><br><span>--- a/src/soc/intel/cannonlake/acpi/gpio.asl</span><br><span>+++ b/src/soc/intel/cannonlake/acpi/gpio.asl</span><br><span>@@ -28,6 +28,8 @@</span><br><span>   {</span><br><span>            Memory32Fixed (ReadWrite, 0, 0, COM0)</span><br><span>                Memory32Fixed (ReadWrite, 0, 0, COM1)</span><br><span style="color: hsl(120, 100%, 40%);">+         Memory32Fixed (ReadWrite, 0, 0, COM2)</span><br><span style="color: hsl(120, 100%, 40%);">+         Memory32Fixed (ReadWrite, 0, 0, COM3)</span><br><span>                Memory32Fixed (ReadWrite, 0, 0, COM4)</span><br><span>                Interrupt (ResourceConsumer, Level, ActiveLow, Shared,,, GIRQ)</span><br><span>                       { GPIO_IRQ14 }</span><br><span>@@ -47,11 +49,24 @@</span><br><span>                 Store (^^PCRB (PID_GPIOCOM1), BAS1)</span><br><span>          Store (GPIO_BASE_SIZE, LEN1)</span><br><span> </span><br><span style="color: hsl(120, 100%, 40%);">+              /* GPIO Community 2 */</span><br><span style="color: hsl(120, 100%, 40%);">+                CreateDWordField (^RBUF, ^COM2._BAS, BAS2)</span><br><span style="color: hsl(120, 100%, 40%);">+            CreateDWordField (^RBUF, ^COM2._LEN, LEN2)</span><br><span style="color: hsl(120, 100%, 40%);">+            Store (^^PCRB (PID_GPIOCOM2), BAS2)</span><br><span style="color: hsl(120, 100%, 40%);">+           Store (GPIO_BASE_SIZE, LEN2)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+                /* GPIO Community 3 */</span><br><span style="color: hsl(120, 100%, 40%);">+                CreateDWordField (^RBUF, ^COM3._BAS, BAS3)</span><br><span style="color: hsl(120, 100%, 40%);">+            CreateDWordField (^RBUF, ^COM3._LEN, LEN3)</span><br><span style="color: hsl(120, 100%, 40%);">+            Store (^^PCRB (PID_GPIOCOM3), BAS3)</span><br><span style="color: hsl(120, 100%, 40%);">+           Store (GPIO_BASE_SIZE, LEN3)</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span style="color: hsl(120, 100%, 40%);">+</span><br><span>             /* GPIO Community 4 */</span><br><span>               CreateDWordField (^RBUF, ^COM4._BAS, BAS4)</span><br><span style="color: hsl(0, 100%, 40%);">-              CreateDWordField (^RBUF, ^COM4._LEN, LEN3)</span><br><span style="color: hsl(120, 100%, 40%);">+            CreateDWordField (^RBUF, ^COM4._LEN, LEN4)</span><br><span>           Store (^^PCRB (PID_GPIOCOM4), BAS4)</span><br><span style="color: hsl(0, 100%, 40%);">-             Store (GPIO_BASE_SIZE, LEN3)</span><br><span style="color: hsl(120, 100%, 40%);">+          Store (GPIO_BASE_SIZE, LEN4)</span><br><span> </span><br><span>             Return (RBUF)</span><br><span>        }</span><br><span>@@ -69,19 +84,31 @@</span><br><span> Method (GADD, 1, NotSerialized)</span><br><span> {</span><br><span>      /* GPIO Community 0 */</span><br><span style="color: hsl(0, 100%, 40%);">-  If (LAnd (LGreaterEqual (Arg0, GPP_A0), LLessEqual (Arg0, GPP_G7)))</span><br><span style="color: hsl(120, 100%, 40%);">+   If (LAnd (LGreaterEqual (Arg0, GPP_A0), LLessEqual (Arg0, GPIO_RSVD_11)))</span><br><span>    {</span><br><span>            Store (PID_GPIOCOM0, Local0)</span><br><span>                 Subtract (Arg0, GPP_A0, Local1)</span><br><span>      }</span><br><span>    /* GPIO Community 1 */</span><br><span style="color: hsl(0, 100%, 40%);">-  If (LAnd (LGreaterEqual (Arg0, GPP_D0), LLessEqual (Arg0, GPP_H23)))</span><br><span style="color: hsl(120, 100%, 40%);">+  If (LAnd (LGreaterEqual (Arg0, GPP_D0), LLessEqual (Arg0, GPIO_RSVD_52)))</span><br><span>    {</span><br><span>            Store (PID_GPIOCOM1, Local0)</span><br><span>                 Subtract (Arg0, GPP_D0, Local1)</span><br><span>      }</span><br><span style="color: hsl(120, 100%, 40%);">+     /* GPIO Community 2 */</span><br><span style="color: hsl(120, 100%, 40%);">+        If (LAnd (LGreaterEqual (Arg0, GPD0), LLessEqual (Arg0, GPD11)))</span><br><span style="color: hsl(120, 100%, 40%);">+      {</span><br><span style="color: hsl(120, 100%, 40%);">+             Store (PID_GPIOCOM1, Local0)</span><br><span style="color: hsl(120, 100%, 40%);">+          Subtract (Arg0, GPD0, Local1)</span><br><span style="color: hsl(120, 100%, 40%);">+ }</span><br><span style="color: hsl(120, 100%, 40%);">+     /* GPIO Community 3 */</span><br><span style="color: hsl(120, 100%, 40%);">+        If (LAnd (LGreaterEqual (Arg0, HDA_BCLK), LLessEqual (Arg0, GPIO_RSVD_78)))</span><br><span style="color: hsl(120, 100%, 40%);">+   {</span><br><span style="color: hsl(120, 100%, 40%);">+             Store (PID_GPIOCOM1, Local0)</span><br><span style="color: hsl(120, 100%, 40%);">+          Subtract (Arg0, HDA_BCLK, Local1)</span><br><span style="color: hsl(120, 100%, 40%);">+     }</span><br><span>    /* GPIO Community 04*/</span><br><span style="color: hsl(0, 100%, 40%);">-  If (LAnd (LGreaterEqual (Arg0, GPP_C0), LLessEqual (Arg0, GPP_E23)))</span><br><span style="color: hsl(120, 100%, 40%);">+  If (LAnd (LGreaterEqual (Arg0, GPP_C0), LLessEqual (Arg0, GPIO_RSVD_67)))</span><br><span>    {</span><br><span>            Store (PID_GPIOCOM4, Local0)</span><br><span>                 Subtract (Arg0, GPP_C0, Local1)</span><br><span></span><br></pre><p>To view, visit <a href="https://review.coreboot.org/23664">change 23664</a>. To unsubscribe, or for help writing mail filters, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/23664"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I958e0cb71b4e656bec9bfe2d12076b577b57629b </div>
<div style="display:none"> Gerrit-Change-Number: 23664 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Lijian Zhao <lijian.zhao@intel.com> </div>