<p>Matt DeVillier has uploaded this change for <strong>review</strong>.</p><p><a href="https://review.coreboot.org/21167">View Change</a></p><pre style="font-family: monospace,monospace; white-space: pre-wrap;">google/cyan: Clean-up the devicetree<br><br>Cherry-pick from Chromium 2b51633.<br><br>Disable unused PCI devices. Update PCI DeviceID.<br><br>Original-Change-Id: I34fa6e25f9178de959aad30cc979d787cf76b8ad<br>Original-Signed-off-by: Ravishankar Sarawadi <ravishankar.sarawadi@intel.com><br>Original-Reviewed-by: Aaron Durbin <adurbin@chromium.org><br><br>Change-Id: I7a06a1d44ce933000cbfe2eb71823ee66cb46a34<br>Signed-off-by: Matt DeVillier <matt.devillier@gmail.com><br>---<br>M src/mainboard/google/cyan/devicetree.cb<br>1 file changed, 9 insertions(+), 9 deletions(-)<br><br></pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">git pull ssh://review.coreboot.org:29418/coreboot refs/changes/67/21167/1</pre><pre style="font-family: monospace,monospace; white-space: pre-wrap;">diff --git a/src/mainboard/google/cyan/devicetree.cb b/src/mainboard/google/cyan/devicetree.cb<br>index 9d14ba6..2f2b2df 100644<br>--- a/src/mainboard/google/cyan/devicetree.cb<br>+++ b/src/mainboard/google/cyan/devicetree.cb<br>@@ -94,7 +94,7 @@<br>                                    # EDS Table 24-4, Figure 24-5<br>                 device pci 00.0 on end  # 8086 2280 - SoC transaction router<br>          device pci 02.0 on end  # 8086 22b0/22b1 - B1/C0 stepping Graphics and Display<br>-               device pci 03.0 on end  # 8086 22b8 - Camera and Image Processor<br>+             device pci 03.0 off end # 8086 22b8 - Camera and Image Processor<br>              device pci 0b.0 on end  # 8086 22dc - ?<br>               device pci 10.0 on end  # 8086 2294 - MMC Port<br>                device pci 11.0 off end # 8086 0F15 - SDIO Port<br>@@ -111,20 +111,20 @@<br>                device pci 18.5 off end # 8086 22c5 -   I2C Port 5<br>            device pci 18.6 on end  # 8086 22c6 -   I2C Port 6<br>            device pci 18.7 off end # 8086 22c7 -   I2C Port 7<br>-           device pci 1a.0 on end  # 8086 0F18 - Trusted Execution Engine<br>-               device pci 1b.0 on end  # 8086 0F04 - HD Audio<br>-               device pci 1c.0 on end  # 8086 0000 - PCIe Root Port 1<br>+               device pci 1a.0 off end # 8086 0F18 - Trusted Execution Engine<br>+               device pci 1b.0 on end  # 8086 2284 - HD Audio<br>+               device pci 1c.0 on end  # 8086 22c8 - PCIe Root Port 1<br>                device pci 1c.1 on end  # 8086 0000 - PCIe Root Port 2<br>-               device pci 1c.2 on end  # 8086 0000 - PCIe Root Port 3<br>-               device pci 1c.3 on end  # 8086 0000 - PCIe Root Port 4<br>+               device pci 1c.2 on end  # 8086 22cc - PCIe Root Port 3<br>+               device pci 1c.3 off end # 8086 0000 - PCIe Root Port 4<br>                device pci 1e.0 on end  # 8086 2286 - SIO - DMA<br>               device pci 1e.1 off end # 8086 0F08 -   PWM 1<br>                 device pci 1e.2 off end # 8086 0F09 -   PWM 2<br>                 device pci 1e.3 on end  # 8086 228a -   HSUART 1<br>-             device pci 1e.4 on end  # 8086 228c -   HSUART 2<br>+             device pci 1e.4 off end # 8086 228c -   HSUART 2<br>              device pci 1e.5 on end  # 8086 228e -   SPI 1<br>-                device pci 1e.6 on end  # 8086 2290 -   SPI 2<br>-                device pci 1e.7 on end  # 8086 22ac -   SPI 3<br>+                device pci 1e.6 off end # 8086 2290 -   SPI 2<br>+                device pci 1e.7 off end # 8086 22ac -   SPI 3<br>                 device pci 1f.0 on      # 8086 229c - LPC bridge<br>                      chip drivers/pc80/tpm<br>                                 # Rising edge interrupt<br></pre><p>To view, visit <a href="https://review.coreboot.org/21167">change 21167</a>. To unsubscribe, visit <a href="https://review.coreboot.org/settings">settings</a>.</p><div itemscope itemtype="http://schema.org/EmailMessage"><div itemscope itemprop="action" itemtype="http://schema.org/ViewAction"><link itemprop="url" href="https://review.coreboot.org/21167"/><meta itemprop="name" content="View Change"/></div></div>

<div style="display:none"> Gerrit-Project: coreboot </div>
<div style="display:none"> Gerrit-Branch: master </div>
<div style="display:none"> Gerrit-MessageType: newchange </div>
<div style="display:none"> Gerrit-Change-Id: I7a06a1d44ce933000cbfe2eb71823ee66cb46a34 </div>
<div style="display:none"> Gerrit-Change-Number: 21167 </div>
<div style="display:none"> Gerrit-PatchSet: 1 </div>
<div style="display:none"> Gerrit-Owner: Matt DeVillier <matt.devillier@gmail.com> </div>
<div style="display:none"> Gerrit-Reviewer: Ravishankar Sarawadi <ravishankar.sarawadi@intel.com> </div>